Логічний елемент — пристрій, призначений для обробки інформації в цифровій формі (послідовності сигналів високого — «1» і низького - «0» рівнів у двійковій логіці, послідовність «0», «1» та «2» в трійковій логіці, послідовності «0», «1», «2», «3», «4», «5», «6», «7», «8» та «9» в ). Фізично логічні елементи можуть бути виконані механічними, електромеханічними (на електромагнітних реле), електронними (на діодах і транзисторах), пневматичними, гідравлічними, оптичними та ін. способами.
Із розвитком електротехніки від механічних логічних елементів поступово перейшли до електромеханічних логічних елементів (на електромагнітних реле), а потім до електронних логічних елементів на електронних лампах, пізніше - на транзисторах . Після підтвердження в 1946 р. теореми Джона фон Неймана про економічність показникових позиційних систем числення стало відомо про переваги двійкової та трійкової систем числення в порівнянні з десятковою системою числення. Від десяткових логічних елементів перейшли до двійкових логічних елементів. Двійковість та трійковість дозволяє значно скоротити кількість операцій і елементів, що виконують цю обробку, порівняно з десятковими логічними елементами.
Логічні елементи виконують логічну функцію (операцію) над вхідними сигналами (операндами, даними).
Функція називається перемикальною, або логічною, якщо сама функція y і кожен з її аргументів , приймають значення тільки із множини {0,1}.
Всього можливо логічних функцій і відповідних їм логічних елементів, де — основа системи числення, — число входів (аргументів), — число виходів, тобто нескінченне число логічних елементів. Тому в даній статті розглядаються тільки найпростіші і найважливіші логічні елементи.
Всього можливо двійкових двовхідних логічних елементів та двійкових тривхідних логічних елементів (булева функція).
Окрім 16 двійкових двовхідних логічних елементів та 256 двійкових тривхідних логічних елементів можливі 19 683 трійкових двовхідних логічних елементів і 7 625 597 484 987 трійкових тривхідних логічних елементів (тризначна логіка).
Двійкові логічні операції з цифровими сигналами (бітові операції)
Логічні операції (булева функція) своє теоретичне обґрунтування отримали в математичній логіці.
Логічні операції з одним операндом називаються унарними, з двома — бінарними, з трьома — тернарними і т. д.
Із можливих унарних операцій з унарним виходом інтерес для реалізації представляють операції заперечення і повторення, причому, операція заперечення має більше значення, ніж операція повторення, так як повторювач може бути зібраний з двох інверторів, а інвертор з повторювачів не зібрати.
Заперечення. Операція "НЕ"
0 | 1 |
1 | 0 |
Мнемонічне правило для НЕ звучить так:
На виході буде:
- «1» тоді і лише тоді, коли на вході «0»,
- «0» тоді і лише тоді, коли на вході «1»
Повторення
0 | 0 |
1 | 1 |
Перетворення інформації вимагає виконання операцій з групами знаків, найпростішої з яких є група з двох знаків. Оперування з великими групами завжди можна розбити на послідовні операції з двома знаками.
Із можливих бінарних логічних операцій з двома знаками та унарним виходом. Інтерес для реалізації представляють 10 операцій, наведених нижче.
Кон'юнкція. Операція "І"
0 | 0 | 0 |
1 | 0 | 0 |
0 | 1 | 0 |
1 | 1 | 1 |
Логічний елемент, який реалізує функцію кон'юнкції, називається схемою збігу. Мнемонічне правило для І з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на всіх входах діють «1»,
- «0» тоді і тільки тоді, коли хоча б на одному вході діє «0»
Словесно цю операцію можна виразити таким виразом: "Істина на виході може бути при істині на вході 1 та істині на вході 2".
Диз'юнкція. Операція "АБО"
0 | 0 | 0 |
1 | 0 | 1 |
0 | 1 | 1 |
1 | 1 | 1 |
Мнемонічне правило для АБО з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли хоча б на одному вході діє «1»,
- «0» тоді і тільки тоді, коли на всіх входах діють «0»
Заперечення кон'юнкції. Операція "І-НЕ" (штрих Шефера)
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Мнемонічне правило для І-НЕ з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли хоча б на одному вході діє «0»,
- «0» тоді і тільки тоді, коли на всіх входах діють «1»
Заперечення диз'юнкції. Операція "АБО-НЕ" (стрілка Пірса)
В англомовній літературі NOR.
↓ | ||
---|---|---|
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 0 |
Мнемонічне правило для АБО-НЕ з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на всіх входах діють «0»,
- «0» тоді і тільки тоді, коли хоча б на одному вході діє «1»
Еквіваленція. Операція "ВИКЛЮЧНЕ_АБО-НЕ"
↔ | ||
---|---|---|
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 1 |
Мнемонічне правило ВИКЛЮЧНЕ_АБО-НЕ з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на вході діє парна кількість,
- «0» тоді і тільки тоді, коли на вході діє непарна кількість
Словесний опис: "істина на виході при істині на вході 1 і вході 2 або при хибності на вході 1 і вході 2".
Виключна диз'юнкція. Операція ВИКЛЮЧНЕ_АБО
В англомовній літературі XOR (від англ. eXclusive OR).
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Мнемонічне правило для ВИКЛЮЧНЕ_АБО з будь-якою кількістю входів звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на вході діє непарна кількість,
- «0» тоді і тільки тоді, коли на вході діє парна кількість
Словесний опис: «істина на виході — тільки при істині на вході 1, або тільки при істині на вході 2».
→ | ||
---|---|---|
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 0 |
1 | 1 | 1 |
Мнемонічне правило для імплікації звучить так: На виході буде:
- «0» тоді і тільки тоді, коли на «B» менше «А»,
- «1» тоді і тільки тоді, коли на «B» більше або дорівнює «А»
→ | ||
---|---|---|
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 1 |
1 | 1 | 1 |
Мнемонічне правило для оберненої імплікації звучить так: На виході буде:
- «0» тоді і тільки тоді, коли на «B» більше «А»,
- «1» тоді і тільки тоді, коли на «B» менше або дорівнює «А»
Декремент
0 | 0 | 0 |
0 | 1 | 0 |
1 | 0 | 1 |
1 | 1 | 0 |
Мнемонічне правило для декременту від A до B звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на «A» більше «B»,
- «0» тоді і тільки тоді, коли на «A» менше або дорівнює «B»
Інкремент
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 0 |
1 | 1 | 0 |
Мнемонічне правило для інкременту звучить так: На виході буде:
- «1» тоді і тільки тоді, коли на «B» більше «A»,
- «0» тоді і тільки тоді, коли на «B» менше або дорівнює «A»
Цими найпростішими логічними операціями (функціями), і навіть деякими їх підмножинами, можна висловити будь-які інші логічні операції. Такий набір найпростіших функцій називається функціонально повним логічним базисом. Таких базисів 4:
- І, НЕ (2 елемента)
- АБО, НЕ (2 елемента)
- І-НЕ (1 елемент)
- АБО-НЕ (1 елемент).
Для перетворення логічних функцій в один з названих базисів необхідно застосовувати правила де Моргана.
Фізичні реалізації
Реалізація логічних елементів можлива за допомогою пристроїв, що використовують найрізноманітніші фізичні принципи:
- Механічні,
- Гідравлічні,
- Пневматичні,
- Електромагнітні,
- Електромеханічні,
- Електронні.
Фізичні реалізації однієї і тієї ж логічної функції, а також позначення для істини і хибності, в різних системах електронних і не електронних елементів відрізняються один від одного.
Класифікація електронних транзисторних фізичних реалізацій логічних елементів
Логічні елементи підрозділяються і за типом використаних в них електронних елементів. Найбільше застосування в даний час знаходять такі логічні елементи:
- РТЛ (резисторно-транзисторна логіка)
- ДТЛ (діодно-транзисторна логіка)
- ТТЛ (транзисторно-транзисторна логіка)
Зазвичай вхідний каскад логічних елементів ТТЛ являє собою найпростіший компаратор, який може бути виконаний різними способами (на багатоемітерному транзисторі або на діодній збірці). У логічних елементах ТТЛ вхідний каскад, окрім функцій компараторів, виконує і логічні функції. Далі слідує вихідний підсилювач з двотактним (двоключовим) виходом.
У логічних елементах КМОН вхідні каскади також являють собою найпростіші компаратори. Підсилювачами є КМОН-транзистори. Логічні функції виконуються комбінаціями паралельно і послідовно включених ключів, Які одночасно є і вихідними ключами.
Транзистори можуть працювати в інверсному режимі, але з меншим коефіцієнтом посилення. Ця властивість використовуються в ТТЛ багатоемітерних транзисторах. При подачі на обидва входи сигналу високого рівня (1,1) перший транзистор виявляється включеним в інверсному режимі за схемою емітерного повторювача з високим рівнем на базі, транзистор відкривається і підключає базу другого транзистора до високого рівня, струм йде через перший транзистор в базу другого транзистора і відкриває його. Другий транзистор «відкритий», його опір малий і на його колекторі напруга відповідає низькому рівню (0). Якщо хоча б на одному з входів сигнал низького рівня (0), тоді транзистор опиняється увімкненим за схемою із загальним емітером, через базу першого транзистора на цей вхід йде струм, що відкриває його і він замикає базу другого транзистора на землю, напруга на базі другого транзистора мала і він «закритий», вихідна напруга відповідає високому рівню. Таким чином, таблиця істинності відповідає функції 2І-НЕ.
- ТТЛШ (з діодами Шотткі)
Для збільшення швидкодії логічних елементів в них використовуються транзистори Шотткі (транзистори з діодами Шотткі), відмінною рисою яких є застосування в їхній конструкції випрямляючого контакту метал-напівпровідник замість p-n переходу. При роботі цих приладів відсутня інжекція неосновних носіїв та явища накопичення та розсмоктування заряду, що забезпечує високу швидкодію. Включення цих діодів паралельно колекторного переходу блокує насичення вихідних транзисторів, що збільшує напругу логічних 0 та 1, але зменшує втрати часу на перемикання логічного елемента при тому ж споживанні струму (або дозволяє зменшити споживаний струм при збереженні стандартної швидкодії). Так, серія 74хх і серія 74LSxx мають приблизно рівну швидкодію (насправді, серія 74LSxx дещо швидша), але споживаний від джерела живлення струм менший в 4-5 разів (у стільки ж разів менший і вхідний струм логічного елемента).
- КМОН (логіка на основі МДН-транзисторів)
- ЕЗЛ (емітерно-зв'язана логіка)
Ця логіка, інакше звана логікою на перемикачах струму, побудована на базі біполярних транзисторів, об'єднаних в диференціальні каскади. Один із входів зазвичай підключений усередині до джерела опорної (зразкової) напруги, приблизно посередині між логічними рівнями. Сума струмів через транзистори диференціального каскаду постійна, в залежності від логічного рівня на вході змінюється лише те, через який з транзисторів тече цей струм. На відміну від ТТЛ, транзистори в ЕЗЛ працюють в активному режимі і не входять до насичення або в інверсний режим. Це призводить до того, що швидкодія ЕЗЛ-елемента при тій же технології (тих же характеристиках транзисторів) набагато більша, ніж ТТЛ-елемента, але більший і споживаний струм. До того ж, різниця між логічними рівнями у ЕЗЛ-елемента набагато менша, ніж у ТТЛ (менше вольта), і, для прийнятної завадостійкості, доводиться використовувати негативну напругу живлення (а іноді і застосовувати для вихідних каскадів друге живлення). Зате максимальні частоти перемикання тригерів на ЕЗЛ більш ніж на порядок перевищують можливості сучасних їм ТТЛ, наприклад, серія К500 забезпечувала частоти перемикання 160-200 МГц, в порівнянні з 10-15 МГц сучасної їй ТТЛ серії К155. В даний час і ТТЛ (Ш), і ЕЗЛ практично не використовуються, оскільки зі зменшенням проектних норм КМОН-технологія досягла частот перемикання в кілька гігагерц.
Одним з основних логічних елементів є інвертор. Інвертується каскадами однотранзисторний каскад із загальним емітером, однотранзисторний каскад із загальним витоком, двотранзисторний двотактний вихідний каскад на комплементарних парах транзисторів з послідовним включенням транзисторів по постійному струму (застосовується в ТТЛ і КМОН), двотранзисторний диференційний каскад з паралельним включенням транзисторів по постійному струму (застосовується в ЕЗЛ) та ін. Але однієї умови інвертування недостатньо для застосування інвертуючого каскаду як логічного інвертора. Логічний інвертор повинен мати зміщену робочу точку на один з країв прохідної характеристики, що робить каскад нестійким в середині діапазону вхідних величин і стійким в крайніх положеннях (закритий, відкритий). Такою характеристикою володіє компаратор, тому логічні інвертори будують як компаратори, а не як гармонійні підсилювальні каскади із стійкою робочою точкою в середині діапазону вхідних величин. Таких каскадів, як і контактних груп реле, може бути два види: нормально закриті (розімкнуті) і нормально відкриті (замкнуті).
Застосування логічних елементів
Логічні елементи входять до складу мікросхем, наприклад ТТЛ елементи - до складу мікросхем К155 (SN74), К133; ТТЛШ - 530, 533, К555, ЕЗЛ - 100, К500 і т. д.
Комбінаційні логічні пристрої
Комбінаційними називаються такі логічні пристрої, вихідні сигнали котрих однозначно визначаються вхідними сигналами:
- Суматор
- Напівсуматор
- Шифратор
- Дешифратор
- Мультиплексор
- Демультиплексор
- Цифровий компаратор
- Мажоритарний елемент
- Постійний запам'ятовувач як універсальна комбінаційна логічна схема
Всі вони виконують найпростіші двійкові, трійкові або n-кові логічні функції.
Послідовні цифрові пристрої
Послідовними називають такі логічні пристрої, вихідні сигнали яких визначаються не тільки сигналами на входах, а й передісторією їх роботи, тобто станом елементів пам'яті.
Див. також
Посилання
- (рос.)
Література
- Новиков Ю. В. Введение в цифровую схемотехнику. Курс лекций. — Москва : Интернет-университет информационных технологий, 2006.
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
Logichnij element pristrij priznachenij dlya obrobki informaciyi v cifrovij formi poslidovnosti signaliv visokogo 1 i nizkogo 0 rivniv u dvijkovij logici poslidovnist 0 1 ta 2 v trijkovij logici poslidovnosti 0 1 2 3 4 5 6 7 8 ta 9 v Fizichno logichni elementi mozhut buti vikonani mehanichnimi elektromehanichnimi na elektromagnitnih rele elektronnimi na diodah i tranzistorah pnevmatichnimi gidravlichnimi optichnimi ta in sposobami Iz rozvitkom elektrotehniki vid mehanichnih logichnih elementiv postupovo perejshli do elektromehanichnih logichnih elementiv na elektromagnitnih rele a potim do elektronnih logichnih elementiv na elektronnih lampah piznishe na tranzistorah Pislya pidtverdzhennya v 1946 r teoremi Dzhona fon Nejmana pro ekonomichnist pokaznikovih pozicijnih sistem chislennya stalo vidomo pro perevagi dvijkovoyi ta trijkovoyi sistem chislennya v porivnyanni z desyatkovoyu sistemoyu chislennya Vid desyatkovih logichnih elementiv perejshli do dvijkovih logichnih elementiv Dvijkovist ta trijkovist dozvolyaye znachno skorotiti kilkist operacij i elementiv sho vikonuyut cyu obrobku porivnyano z desyatkovimi logichnimi elementami Logichni elementi vikonuyut logichnu funkciyu operaciyu nad vhidnimi signalami operandami danimi Funkciya y f x1 x2 xn displaystyle y f x 1 x 2 x n nazivayetsya peremikalnoyu abo logichnoyu yaksho sama funkciya y i kozhen z yiyi argumentiv xi displaystyle x i prijmayut znachennya tilki iz mnozhini 0 1 Vsogo mozhlivo x xn m displaystyle x x n m logichnih funkcij i vidpovidnih yim logichnih elementiv de x displaystyle x osnova sistemi chislennya n displaystyle n chislo vhodiv argumentiv m displaystyle m chislo vihodiv tobto neskinchenne chislo logichnih elementiv Tomu v danij statti rozglyadayutsya tilki najprostishi i najvazhlivishi logichni elementi Vsogo mozhlivo 2 22 1 24 16 displaystyle 2 2 2 1 2 4 16 dvijkovih dvovhidnih logichnih elementiv ta 2 23 1 28 256 displaystyle 2 2 3 1 2 8 256 dvijkovih trivhidnih logichnih elementiv buleva funkciya Okrim 16 dvijkovih dvovhidnih logichnih elementiv ta 256 dvijkovih trivhidnih logichnih elementiv mozhlivi 19 683 trijkovih dvovhidnih logichnih elementiv i 7 625 597 484 987 trijkovih trivhidnih logichnih elementiv triznachna logika Dvijkovi logichni operaciyi z cifrovimi signalami bitovi operaciyi Logichni operaciyi buleva funkciya svoye teoretichne obgruntuvannya otrimali v matematichnij logici Logichni operaciyi z odnim operandom nazivayutsya unarnimi z dvoma binarnimi z troma ternarnimi i t d Iz 2 21 22 4 displaystyle 2 2 1 2 2 4 mozhlivih unarnih operacij z unarnim vihodom interes dlya realizaciyi predstavlyayut operaciyi zaperechennya i povtorennya prichomu operaciya zaperechennya maye bilshe znachennya nizh operaciya povtorennya tak yak povtoryuvach mozhe buti zibranij z dvoh invertoriv a invertor z povtoryuvachiv ne zibrati Zaperechennya Operaciya NE Invertor NE IEC Invertor NE ANSI A displaystyle A A displaystyle A 0 11 0 Mnemonichne pravilo dlya NE zvuchit tak Na vihodi bude 1 todi i lishe todi koli na vhodi 0 0 todi i lishe todi koli na vhodi 1 Povtorennya PovtoryuvachA displaystyle A A displaystyle A 0 01 1 Peretvorennya informaciyi vimagaye vikonannya operacij z grupami znakiv najprostishoyi z yakih ye grupa z dvoh znakiv Operuvannya z velikimi grupami zavzhdi mozhna rozbiti na poslidovni operaciyi z dvoma znakami Iz 2 22 24 16 displaystyle 2 2 2 2 4 16 mozhlivih binarnih logichnih operacij z dvoma znakami ta unarnim vihodom Interes dlya realizaciyi predstavlyayut 10 operacij navedenih nizhche Kon yunkciya Operaciya I I IEC I ANSI A displaystyle A B displaystyle B A B displaystyle A land B 0 0 01 0 00 1 01 1 1 Logichnij element yakij realizuye funkciyu kon yunkciyi nazivayetsya shemoyu zbigu Mnemonichne pravilo dlya I z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli na vsih vhodah diyut 1 0 todi i tilki todi koli hocha b na odnomu vhodi diye 0 Slovesno cyu operaciyu mozhna viraziti takim virazom Istina na vihodi mozhe buti pri istini na vhodi 1 ta istini na vhodi 2 Diz yunkciya Operaciya ABO ABO IEC ABO ANSI A displaystyle A B displaystyle B B A displaystyle B lor A 0 0 01 0 10 1 11 1 1 Mnemonichne pravilo dlya ABO z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli hocha b na odnomu vhodi diye 1 0 todi i tilki todi koli na vsih vhodah diyut 0 Zaperechennya kon yunkciyi Operaciya I NE shtrih Shefera I NE IEC I NE ANSI A displaystyle A B displaystyle B A B displaystyle A B 0 0 10 1 11 0 11 1 0 Mnemonichne pravilo dlya I NE z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli hocha b na odnomu vhodi diye 0 0 todi i tilki todi koli na vsih vhodah diyut 1 Zaperechennya diz yunkciyi Operaciya ABO NE strilka Pirsa V anglomovnij literaturi NOR ABO NE IEC ABO NE ANSI A displaystyle A B displaystyle B A displaystyle A B displaystyle B 0 0 10 1 01 0 01 1 0 Mnemonichne pravilo dlya ABO NE z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli na vsih vhodah diyut 0 0 todi i tilki todi koli hocha b na odnomu vhodi diye 1 Ekvivalenciya Operaciya VIKLYuChNE ABO NE VIKL ABO NE IEC VIKL ABO NE ANSI A displaystyle A B displaystyle B A displaystyle A B displaystyle B 0 0 10 1 01 0 01 1 1 Mnemonichne pravilo VIKLYuChNE ABO NE z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli na vhodi diye parna kilkist 0 todi i tilki todi koli na vhodi diye neparna kilkist Slovesnij opis istina na vihodi pri istini na vhodi 1 i vhodi 2 abo pri hibnosti na vhodi 1 i vhodi 2 Viklyuchna diz yunkciya Operaciya VIKLYuChNE ABO VIKL ABO IEC VIKL ABO ANSI V anglomovnij literaturi XOR vid angl eXclusive OR A displaystyle A B displaystyle B f AB displaystyle f AB 0 0 00 1 11 0 11 1 0 Mnemonichne pravilo dlya VIKLYuChNE ABO z bud yakoyu kilkistyu vhodiv zvuchit tak Na vihodi bude 1 todi i tilki todi koli na vhodi diye neparna kilkist 0 todi i tilki todi koli na vhodi diye parna kilkist Slovesnij opis istina na vihodi tilki pri istini na vhodi 1 abo tilki pri istini na vhodi 2 Implikaciya A displaystyle A B displaystyle B A displaystyle A B displaystyle B 0 0 10 1 11 0 01 1 1 Mnemonichne pravilo dlya implikaciyi zvuchit tak Na vihodi bude 0 todi i tilki todi koli na B menshe A 1 todi i tilki todi koli na B bilshe abo dorivnyuye A Obernena implikaciya A displaystyle A B displaystyle B B displaystyle B A displaystyle A 0 0 10 1 01 0 11 1 1 Mnemonichne pravilo dlya obernenoyi implikaciyi zvuchit tak Na vihodi bude 0 todi i tilki todi koli na B bilshe A 1 todi i tilki todi koli na B menshe abo dorivnyuye A Dekrement A displaystyle A B displaystyle B f A B displaystyle f A B 0 0 00 1 01 0 11 1 0 Mnemonichne pravilo dlya dekrementu vid A do B zvuchit tak Na vihodi bude 1 todi i tilki todi koli na A bilshe B 0 todi i tilki todi koli na A menshe abo dorivnyuye B Inkrement A displaystyle A B displaystyle B f A B displaystyle f A B 0 0 00 1 11 0 01 1 0 Mnemonichne pravilo dlya inkrementu zvuchit tak Na vihodi bude 1 todi i tilki todi koli na B bilshe A 0 todi i tilki todi koli na B menshe abo dorivnyuye A Cimi najprostishimi logichnimi operaciyami funkciyami i navit deyakimi yih pidmnozhinami mozhna visloviti bud yaki inshi logichni operaciyi Takij nabir najprostishih funkcij nazivayetsya funkcionalno povnim logichnim bazisom Takih bazisiv 4 I NE 2 elementa ABO NE 2 elementa I NE 1 element ABO NE 1 element Dlya peretvorennya logichnih funkcij v odin z nazvanih bazisiv neobhidno zastosovuvati pravila de Morgana Fizichni realizaciyiRealizaciya logichnih elementiv mozhliva za dopomogoyu pristroyiv sho vikoristovuyut najriznomanitnishi fizichni principi Mehanichni Gidravlichni Pnevmatichni Elektromagnitni Elektromehanichni Elektronni Fizichni realizaciyi odniyeyi i tiyeyi zh logichnoyi funkciyi a takozh poznachennya dlya istini i hibnosti v riznih sistemah elektronnih i ne elektronnih elementiv vidriznyayutsya odin vid odnogo Klasifikaciya elektronnih tranzistornih fizichnih realizacij logichnih elementivLogichni elementi pidrozdilyayutsya i za tipom vikoristanih v nih elektronnih elementiv Najbilshe zastosuvannya v danij chas znahodyat taki logichni elementi RTL rezistorno tranzistorna logika DTL diodno tranzistorna logika TTL tranzistorno tranzistorna logika Sproshena shema dvovhidnogo elementa I NE TTL Zazvichaj vhidnij kaskad logichnih elementiv TTL yavlyaye soboyu najprostishij komparator yakij mozhe buti vikonanij riznimi sposobami na bagatoemiternomu tranzistori abo na diodnij zbirci U logichnih elementah TTL vhidnij kaskad okrim funkcij komparatoriv vikonuye i logichni funkciyi Dali sliduye vihidnij pidsilyuvach z dvotaktnim dvoklyuchovim vihodom U logichnih elementah KMON vhidni kaskadi takozh yavlyayut soboyu najprostishi komparatori Pidsilyuvachami ye KMON tranzistori Logichni funkciyi vikonuyutsya kombinaciyami paralelno i poslidovno vklyuchenih klyuchiv Yaki odnochasno ye i vihidnimi klyuchami Tranzistori mozhut pracyuvati v inversnomu rezhimi ale z menshim koeficiyentom posilennya Cya vlastivist vikoristovuyutsya v TTL bagatoemiternih tranzistorah Pri podachi na obidva vhodi signalu visokogo rivnya 1 1 pershij tranzistor viyavlyayetsya vklyuchenim v inversnomu rezhimi za shemoyu emiternogo povtoryuvacha z visokim rivnem na bazi tranzistor vidkrivayetsya i pidklyuchaye bazu drugogo tranzistora do visokogo rivnya strum jde cherez pershij tranzistor v bazu drugogo tranzistora i vidkrivaye jogo Drugij tranzistor vidkritij jogo opir malij i na jogo kolektori napruga vidpovidaye nizkomu rivnyu 0 Yaksho hocha b na odnomu z vhodiv signal nizkogo rivnya 0 todi tranzistor opinyayetsya uvimknenim za shemoyu iz zagalnim emiterom cherez bazu pershogo tranzistora na cej vhid jde strum sho vidkrivaye jogo i vin zamikaye bazu drugogo tranzistora na zemlyu napruga na bazi drugogo tranzistora mala i vin zakritij vihidna napruga vidpovidaye visokomu rivnyu Takim chinom tablicya istinnosti vidpovidaye funkciyi 2I NE TTLSh z diodami Shottki Dlya zbilshennya shvidkodiyi logichnih elementiv v nih vikoristovuyutsya tranzistori Shottki tranzistori z diodami Shottki vidminnoyu risoyu yakih ye zastosuvannya v yihnij konstrukciyi vipryamlyayuchogo kontaktu metal napivprovidnik zamist p n perehodu Pri roboti cih priladiv vidsutnya inzhekciya neosnovnih nosiyiv ta yavisha nakopichennya ta rozsmoktuvannya zaryadu sho zabezpechuye visoku shvidkodiyu Vklyuchennya cih diodiv paralelno kolektornogo perehodu blokuye nasichennya vihidnih tranzistoriv sho zbilshuye naprugu logichnih 0 ta 1 ale zmenshuye vtrati chasu na peremikannya logichnogo elementa pri tomu zh spozhivanni strumu abo dozvolyaye zmenshiti spozhivanij strum pri zberezhenni standartnoyi shvidkodiyi Tak seriya 74hh i seriya 74LSxx mayut priblizno rivnu shvidkodiyu naspravdi seriya 74LSxx desho shvidsha ale spozhivanij vid dzherela zhivlennya strum menshij v 4 5 raziv u stilki zh raziv menshij i vhidnij strum logichnogo elementa KMON logika na osnovi MDN tranzistoriv EZL emiterno zv yazana logika Cya logika inakshe zvana logikoyu na peremikachah strumu pobudovana na bazi bipolyarnih tranzistoriv ob yednanih v diferencialni kaskadi Odin iz vhodiv zazvichaj pidklyuchenij useredini do dzherela opornoyi zrazkovoyi naprugi priblizno poseredini mizh logichnimi rivnyami Suma strumiv cherez tranzistori diferencialnogo kaskadu postijna v zalezhnosti vid logichnogo rivnya na vhodi zminyuyetsya lishe te cherez yakij z tranzistoriv teche cej strum Na vidminu vid TTL tranzistori v EZL pracyuyut v aktivnomu rezhimi i ne vhodyat do nasichennya abo v inversnij rezhim Ce prizvodit do togo sho shvidkodiya EZL elementa pri tij zhe tehnologiyi tih zhe harakteristikah tranzistoriv nabagato bilsha nizh TTL elementa ale bilshij i spozhivanij strum Do togo zh riznicya mizh logichnimi rivnyami u EZL elementa nabagato mensha nizh u TTL menshe volta i dlya prijnyatnoyi zavadostijkosti dovoditsya vikoristovuvati negativnu naprugu zhivlennya a inodi i zastosovuvati dlya vihidnih kaskadiv druge zhivlennya Zate maksimalni chastoti peremikannya trigeriv na EZL bilsh nizh na poryadok perevishuyut mozhlivosti suchasnih yim TTL napriklad seriya K500 zabezpechuvala chastoti peremikannya 160 200 MGc v porivnyanni z 10 15 MGc suchasnoyi yij TTL seriyi K155 V danij chas i TTL Sh i EZL praktichno ne vikoristovuyutsya oskilki zi zmenshennyam proektnih norm KMON tehnologiya dosyagla chastot peremikannya v kilka gigagerc Invertor Odnim z osnovnih logichnih elementiv ye invertor Invertuyetsya kaskadami odnotranzistornij kaskad iz zagalnim emiterom odnotranzistornij kaskad iz zagalnim vitokom dvotranzistornij dvotaktnij vihidnij kaskad na komplementarnih parah tranzistoriv z poslidovnim vklyuchennyam tranzistoriv po postijnomu strumu zastosovuyetsya v TTL i KMON dvotranzistornij diferencijnij kaskad z paralelnim vklyuchennyam tranzistoriv po postijnomu strumu zastosovuyetsya v EZL ta in Ale odniyeyi umovi invertuvannya nedostatno dlya zastosuvannya invertuyuchogo kaskadu yak logichnogo invertora Logichnij invertor povinen mati zmishenu robochu tochku na odin z krayiv prohidnoyi harakteristiki sho robit kaskad nestijkim v seredini diapazonu vhidnih velichin i stijkim v krajnih polozhennyah zakritij vidkritij Takoyu harakteristikoyu volodiye komparator tomu logichni invertori buduyut yak komparatori a ne yak garmonijni pidsilyuvalni kaskadi iz stijkoyu robochoyu tochkoyu v seredini diapazonu vhidnih velichin Takih kaskadiv yak i kontaktnih grup rele mozhe buti dva vidi normalno zakriti rozimknuti i normalno vidkriti zamknuti Zastosuvannya logichnih elementivLogichni elementi vhodyat do skladu mikroshem napriklad TTL elementi do skladu mikroshem K155 SN74 K133 TTLSh 530 533 K555 EZL 100 K500 i t d Kombinacijni logichni pristroyiKombinacijnimi nazivayutsya taki logichni pristroyi vihidni signali kotrih odnoznachno viznachayutsya vhidnimi signalami Sumator Napivsumator Shifrator Deshifrator Multipleksor Demultipleksor Cifrovij komparator Mazhoritarnij element Postijnij zapam yatovuvach yak universalna kombinacijna logichna shema Vsi voni vikonuyut najprostishi dvijkovi trijkovi abo n kovi logichni funkciyi Poslidovni cifrovi pristroyiPoslidovnimi nazivayut taki logichni pristroyi vihidni signali yakih viznachayutsya ne tilki signalami na vhodah a j peredistoriyeyu yih roboti tobto stanom elementiv pam yati Triger Lichilnik impulsiv Registr Ven yunktor SekventorDiv takozhBitovi operaciyi Buleva funkciya Algebra logiki Kombinacijna logika Sekvencijna logika Mikroshema ProcesorPosilannya ros LiteraturaNovikov Yu V Vvedenie v cifrovuyu shemotehniku Kurs lekcij Moskva Internet universitet informacionnyh tehnologij 2006