EPYC — назва лінійки x86 процесорів на базі мікроархітектури Zen під сокет SP3 компанії AMD, випущених у продаж у червні 2017 року. Вони спеціально націлені на ринки серверів і вбудованих систем. Процесори Epyc мають ту ж мікроархітектуру, що й їхні звичайні аналоги для настільних комп’ютерів, але мають функції корпоративного рівня, такі як більша кількість ядер, більше ліній PCI Express, підтримка більшого обсягу оперативної пам’яті та більшої кеш-пам’яті. Вони також підтримують конфігурації системи з кількома чипами та двома сокетами за допомогою міжчипного з’єднання (Infinity Fabric).
Роки виробництва: | Червень 2017 |
---|---|
Продавець: | AMD |
Розробник: | AMD |
Макс. частота CPU: | 2,7 ГГц – 4,1 ГГц |
Техпроцес: | (14 нм) – 7 нм |
Набір команд: | x86-64 MMX(+), SSE1, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AVX, AVX2, , , , , AES, , RDRAND, , AMD-V, |
Мікроархітектура: | Zen Zen 2 Zen 3 Zen 4 |
Ядра: | до 32 ядер/64 потоки (64 ядер/128 потоків у двопроцесорній конфігурації) |
Попередник: | Opteron |
Роз'єм(и): | |
Назва ядра: |
|
Бренд(и): |
|
Історія
У березні 2017 року компанія AMD анонсувала нову серверну платформу на базі мікроархітектури Zen з кодовою назвою Naples та офіційно представила її під брендом Epyc у травні 2017 року. А вже у червні випустила серію процесорів Epyc 7000 у продаж. Через два роки, у серпні 2019 року, випущено процесори серії Epyc 7002, засновані на мікроархітектурі Zen 2, які забезпечують набагато кращу продуктивність і подвоюють ядра в порівнянні зі своїми попередниками. Мікроархітектура Epyc на базі Zen 3 має кодову назву «Milan».
Покоління | Рік | Ім'я | Ядра |
---|---|---|---|
1 | 2017 | Naples | 32 × Zen 1 |
2 | 2019 | Rome | 64 × Zen 2 |
3 | 2021 | Milan | 64 × Zen 3 |
4 | 2022 | Genoa | 96 × Zen 4 |
2023 | Bergamo | 128 × Zen 4c |
Дизайн
Платформа підтримує як одно так і двопроцесорні системи. У двопроцесорних конфугураціях центральні процесори обмінюються інформацією між собою по шині HyperTransport через технологію Infinity Fabric. Кожен чип підтримує 8 канальну оперативну пам'ять та має 128 PCIe 3.0 ліній, з них 64 лінії використовуються для комунікації між процесорами у двопроцесорних конфігураціях. Всі процесори Epyc складаються з чотирьох 8-ядерних чипів Zeppelin (як і процесори Ryzen) у багаточиповому модулі з різною кількістю симетрично активних ядер на кожному чипі Zeppelin.
На відміну від Opteron, еквівалентів Intel і настільних процесорів AMD (за винятком Socket AM1), процесори Epyc не мають чипсетів – також відомі як система на чипі. Це означає, що більшість функцій, необхідних для повноцінної роботи серверів (таких як пам’ять, PCI Express, контролери SATA тощо), повністю інтегровані в процесор, що усуває необхідність розміщення чипсета на материнській платі. Some unavailable features require additional controller chips to make them available on the system.
Перше покоління мікропроцесорів Epyc було виготовлено компанією з використанням (14 нм процесу) FinFET за ліцензією Samsung Electronics. Epyc 2 виготовлявся TSMC з використанням (7 нм процесу) FinFET.
Відгуки
Загалом випуск нових серверних процесорів Epyc був сприйнятий позитивно. Як правило, процесори Epyc виявились продуктивнішими за серверні процесори Intel у багатопоточних задачах. Однак програвали у швидкості при роботі з базами даних через більшу латентність кеш-пам'яті. У 2021 році Meta Platforms вибрала чіпи Epyc для своїх центрів обробки даних метавсесвіту.
Модельний ряд
Сервер
Перше покоління (Naples)
Суфікс «P» означає підтримку лише однієї конфігурації сокета. Моделі, які не є P, використовують 64 лінії PCI-E від кожного процесора для зв’язку між процесорами.
Конфігурація роз'єму | Модель | Кількість ядер (потоків) | Частота (ГГц) | Кеш | Оперативна пам'ять | TDP (Вт) | Роз'єм | Дата виходу | Ціна | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Базова | Turbo | L2 (КБ) | L3 (МБ) | ||||||||||
Всіх ядер | Максимальна | ||||||||||||
2 процесорна | Epyc | 7601 | 32 (64) | 2.2 | 2.7 | 3.2 | 32 x 512 | 64 | DDR4-2666 восьми- канальний | 180 | SP3 | Червень 2017 | $4200 |
7571 | ? | 3,0 | 200 ? | Середина 2018 | ? | ||||||||
7551 | 2,0 | 2,55 | 180 | Червень 2017 | $3400+ | ||||||||
7501 | 2.6 | 155/170 | $3400 | ||||||||||
7451 | 24 (48) | 2,3 | 2,9 | 3,2 | 24 x 512 | 180 | $2400+ | ||||||
7401 | 2,0 | 2,8 | 3,0 | 24 x 512 | 155/170 | $1850 | |||||||
7371 | 16 (32) | 3,1 | 3,6 | 3,8 | 16 x 512 | 180 | Кінець 2018 | $1550 | |||||
7351 | 2,4 | 2,9 | 16 x 512 | 155/170 | Червень 2017 | $1100+ | |||||||
7301 | 2,2 | 2,7 | 16 x 512 | $800+ | |||||||||
7281 | 2,1 | 16 x 512 | 32 | $650 | |||||||||
7261 | 8 (16) | 2,5 | 2,9 | 8 x 512 | 64 | Середина 2018 | $700 | ||||||
7251 | 2,1 | 32 | DDR4-2400 восьми- канальний | 120 | Червень 2017 | $475 | |||||||
1 процесорна | 7551P | 32 (64) | 2.0 | 2.55 | 3.0 | 32 x 512 | 64 | DDR4-2666 восьми- канальний | 180 | $2100 | |||
7401P | 24 (48) | 2.8 | 24 x 512 | 155/170 | $1075 | ||||||||
7351P | 16 (32) | 2.4 | 2.9 | 16 x 512 | $750 |
Друге покоління (Rome)
У листопаді 2018 року AMD анонсувала Epyc 2 на своєму заході Next Horizon, друге покоління процесорів Epyc під кодовою назвою «Rome», засноване на мікроархітектурі Zen 2. Процесори містять до восьми 7-нм "чиплетних" процесорів з 14-нм чипом (IO), що забезпечує 128 ліній PCIe в центрі, з'єднаних між собою через . Процесори підтримують до 8 каналів оперативної пам’яті DDR4 об’ємом до 4 ТБ і вводять підтримку PCIe 4.0. Ці процесори мають до 64 ядер із 128 потоками на сокет. 7 нм «Rome» виробляється TSMC. Він був випущений 7 серпня 2019 року.
Загальні характеристики цих процесорів:
- Кодова назва «Rome»
- Кількість ліній PCI-E: 128
- Дата випуску: 7 серпня 2019 року, крім EPYC 7H12, який був випущений 18 вересня 2019 року
- Підтримка пам'яті: восьмиканальна DDR4-3200
Конфігурація роз'єму | Модель | Кількість ядер (потоків) | Частота (ГГц) | Кеш | TDP (Вт) | Роз'єм | Ціна | ||||
---|---|---|---|---|---|---|---|---|---|---|---|
Базова | Turbo | L2 (КБ) | L3 (МБ) | ||||||||
Всіх ядер | Максимальна | ||||||||||
2 процесорна | Epyc | 7H12 | 64 (128) | 2,6 | 3,3 | 64 x 512 | 256 | 280 | SP3 | ||
7742 | 2,25 | 3,4 | 225 | $6950 | |||||||
7702 | 2 | 3,35 | 200 | $6450 | |||||||
7662 | 3,3 | 225 | $6150 | ||||||||
7642 | 48 (96) | 2,3 | 3,3 | 48 x 512 | $4775 | ||||||
7552 | 2,2 | 3,3 | 192 | 200 | $4025 | ||||||
7542 | 32 (64) | 2,9 | 3,4 | 32 x 512 | 128 | 225 | $3400 | ||||
7532 | 2,4 | 3,3 | 256 | 200 | $3350 | ||||||
7502 | 2,5 | 3,5 | 128 | 180 | $2600 | ||||||
7452 | 2,35 | 155 | $2025 | ||||||||
7402 | 24 (48) | 2,8 | 24 x 512 | 180 | $1783 | ||||||
7352 | 2,3 | 3,2 | 155 | $1350 | |||||||
7302 | 16 (32) | 3 | 3,3 | 16 x 512 | $978 | ||||||
7282 | 2,8 | 3,2 | 64 | 120 | $650 | ||||||
7272 | 12 (24) | 2,9 | 12 x 512 | $625 | |||||||
7262 | 8 (16) | 3,2 | 3,4 | 8 x 512 | 128 | 155 | $575 | ||||
7252 | 3,1 | 3,2 | 64 | 120 | $475 | ||||||
1 процесорна | 7702P | 64 (128) | 2,0 | 3,35 | 64 x 512 | 256 | 200 | $4425 | |||
7502P | 32 (64) | 2,5 | 32 x 512 | 128 | 180 | $2300 | |||||
7402P | 24 (48) | 2,8 | 24 x 512 | $1250 | |||||||
7302P | 16 (32) | 3 | 3,3 | 16 x 512 | 155 | $825 | |||||
7232P | 8 (16) | 3,1 | 3,2 | 8 x 512 | 32 | 120 | $450 | ||||
1 або 2 процесорні | 7F72 | 24 (48) | 3,2 | 3,7 | 24 x 512 | 192 | 240 | $2450 | |||
7F52 | 16 (32) | 3,5 | 3,9 | 16 x 512 | 256 | $3100 | |||||
7F72 | 8 (16) | 3,7 | 8 x 512 | 128 | 180 | $2100 |
Третє покоління (Milan)
На Консультативній раді HPC-AI у Сполученому Королівстві в жовтні 2019 року AMD оголосила технічні характеристики мікросхем Epyc Milan на основі мікроархітектури Zen 3. Чипи Milan використовуватимуть Socket SP3 до 64 ядер в упаковці та підтримуватимуть вісім каналів DDR4 SDRAM і 128 ліній PCIe 4.0. Також заявив про плани щодо наступного покоління чипів під кодовою назвою Genoa, які будуть засновані на мікроархітектурі Zen 4 і використовуватимуть .
Процесори Milan були випущені AMD 15 березня 2021 року.
Оголошується, що процесори Milan-X, що використовуються в майбутньому суперкомп'ютері Frontier exascale, додадуть чиплети з стек, щоб збільшити максимальну ємність кеш-пам'яті третього рівня з 256 МБ до 768 МБ.
Конфігурація роз'єму | Модель | Кількість ядер (потоків) | Частота (ГГц) | Кеш | TDP (Вт) | Роз'єм | Ціна | |||
---|---|---|---|---|---|---|---|---|---|---|
Базова | Boost | L2 (КБ) | L3 (МБ) | |||||||
2 процесорна | Epyc | 7763 | 64 (128) | 2,45 | 3,50 | 64 x 512 | 256 | 280 | SP3 | $7890 |
7713 | 2 | 3,675 | 225 | $7060 | ||||||
7663 | 56 (112) | 3,50 | 56 x 512 | 240 | $6366 | |||||
7643 | 48 (96) | 2,30 | 3,60 | 48 x 512 | 225 | $4995 | ||||
75F3 | 32 (64) | 2,93 | 4 | 32 x 512 | 280 | $4860 | ||||
7543 | 2,8 | 3,70 | 225 | $3761 | ||||||
7513 | 2,6 | 3,65 | 128 | 200 | $2840 | |||||
7453 | 28 (56) | 2,75 | 3,45 | 28 x 512 | 64 | 225 | $1570 | |||
74F3 | 24 (48) | 3,2 | 4 | 24 x 512 | 256 | 240 | $2900 | |||
7443 | 2,85 | 4 | 128 | 200 | $2010 | |||||
7413 | 2,65 | 3,6 | 180 | $1825 | ||||||
73F3 | 16 (32) | 3,5 | 4 | 16 x 512 | 256 | 240 | $3521 | |||
7343 | 3,2 | 3,9 | 128 | 190 | $1565 | |||||
7313 | 3 | 3,7 | 155 | $1083 | ||||||
72F3 | 8 (16) | 3,7 | 4,1 | 8 x 512 | 256 | 180 | $2468 | |||
1 процесорна | 7713P | 64 (128) | 2,0 | 3,675 | 64 x 512 | 225 | $5010 | |||
7543P | 32 (64) | 2,8 | 3,7 | 32 x 512 | $2300 | |||||
7443P | 24 (48) | 2,85 | 4 | 24 x 512 | 128 | 200 | $1337 | |||
7313P | 16 (32) | 3 | 3,7 | 16 x 512 | 128 | 155 | $913 |
Див. також
Примітки
- . Архів оригіналу за 27 липня 2017. Процитовано 18 січня 2018.
- Kampman, Jeff (16 травня 2017). . Tech Report. Архів оригіналу за 17 травня 2017. Процитовано 18 січня 2018.
- Cutress, Ian (20 червня 2017). . Anandtech. Архів оригіналу за 21 червня 2017. Процитовано 18 січня 2018.
- Cutress, Ian (24 червня 2019). . AnandTech.com. Архів оригіналу за 18 березня 2022. Процитовано 18 березня 2022.
- Cutress, Ian (27 травня 2019). . AnandTech.com. Архів оригіналу за 12 квітня 2021. Процитовано 18 березня 2022.
- Kampman, Jeff (7 березня 2017). . Tech Report. Архів оригіналу за 18 серпня 2017. Процитовано 18 січня 2018.
- Cutress, Ian (7 травня 2017). . Anandtech. Архів оригіналу за 11 вересня 2017. Процитовано 18 січня 2018.
- . Архів оригіналу за 10 серпня 2018. Процитовано 18 січня 2018.
{{}}
: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title () - . Архів оригіналу за 24 серпня 2017. Процитовано 18 січня 2018.
{{}}
: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title () - Morris, John (13 березня 2018). . ZDNet. Архів оригіналу за 7 березня 2019. Процитовано 17 липня 2019.
- Smith, Ryan (26 липня 2018). . . Архів оригіналу за 10 вересня 2019. Процитовано 18 червня 2019.
- De Gelas, Johan; Cutress, Ian (11 липня 2017). . Anandtech. Архів оригіналу за 26 серпня 2017. Процитовано 18 січня 2018.
- Sozzi, Brian (8 листопада 2021). . finance.yahoo.com (амер.). Архів оригіналу за 8 грудня 2021. Процитовано 18 березня 2022.
- https://www.amd.com/system/files/2017-06/AMD-EPYC-Data-Sheet.pdf [ 11 жовтня 2017 у Wayback Machine.] Сторінка 2
- Cutress, Ian (20 червня 2017). . Anandtech.com. Архів оригіналу за 21 червня 2017. Процитовано 21 червня 2017.
- Cutress, Ian (20 червня 2017). . Anandtech.com. Архів оригіналу за 21 червня 2017. Процитовано 21 червня 2017.
- Kennedy, Patrick (16 травня 2017). . Serve the Home. Архів оригіналу за 6 червня 2017. Процитовано 16 травня 2017.
- Kennedy, Patrick (16 травня 2017). . Serve the Home. Архів оригіналу за 6 червня 2017. Процитовано 16 травня 2017.
- . www.gamepc.com. Архів оригіналу за 20 березня 2021. Процитовано 20 січня 2019.
- . www.amd.com. Архів оригіналу за 26 січня 2021. Процитовано 20 січня 2019.
- . AMD (англ.). Архів оригіналу за 23 грудня 2020. Процитовано 6 грудня 2018.
- Gordon Mah Ung (7 листопада 2018). What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2. . Процитовано 8 листопада 2018.
- . AMD. 7 серпня 2019. Архів оригіналу за 8 серпня 2019. Процитовано 8 серпня 2019.
- Alcorn, Paul (5 жовтня 2019). AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap. . Процитовано 5 жовтня 2019.
- Trader, Tiffany (15 березня 2021). . HPCwire (амер.). Архів оригіналу за 23 березня 2022. Процитовано 19 березня 2022.
- . c't Magazin (нім.). 8 листопада 2021. Архів оригіналу за 22 березня 2022. Процитовано 19 березня 2022.
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
EPYC nazva linijki x86 procesoriv na bazi mikroarhitekturi Zen pid soket SP3 kompaniyi AMD vipushenih u prodazh u chervni 2017 roku Voni specialno nacileni na rinki serveriv i vbudovanih sistem Procesori Epyc mayut tu zh mikroarhitekturu sho j yihni zvichajni analogi dlya nastilnih komp yuteriv ale mayut funkciyi korporativnogo rivnya taki yak bilsha kilkist yader bilshe linij PCI Express pidtrimka bilshogo obsyagu operativnoyi pam yati ta bilshoyi kesh pam yati Voni takozh pidtrimuyut konfiguraciyi sistemi z kilkoma chipami ta dvoma soketami za dopomogoyu mizhchipnogo z yednannya Infinity Fabric AMD EpycRoki virobnictva Cherven 2017Prodavec AMDRozrobnik AMDMaks chastota CPU 2 7 GGc 4 1 GGcTehproces 14 nm 7 nmNabir komand x86 64 MMX SSE1 SSE2 SSE3 SSSE3 SSE4a SSE4 1 SSE4 2 AVX AVX2 AES RDRAND AMD V Mikroarhitektura Zen Zen 2 Zen 3 Zen 4Yadra do 32 yader 64 potoki 64 yader 128 potokiv u dvoprocesornij konfiguraciyi Poperednik OpteronRoz yem i SP3Nazva yadra NaplesRomeMilanGenoaBergamoBrend i EPYCIstoriyaU berezni 2017 roku kompaniya AMD anonsuvala novu servernu platformu na bazi mikroarhitekturi Zen z kodovoyu nazvoyu Naples ta oficijno predstavila yiyi pid brendom Epyc u travni 2017 roku A vzhe u chervni vipustila seriyu procesoriv Epyc 7000 u prodazh Cherez dva roki u serpni 2019 roku vipusheno procesori seriyi Epyc 7002 zasnovani na mikroarhitekturi Zen 2 yaki zabezpechuyut nabagato krashu produktivnist i podvoyuyut yadra v porivnyanni zi svoyimi poperednikami Mikroarhitektura Epyc na bazi Zen 3 maye kodovu nazvu Milan Kodovi im ya procesoriv AMD EPYC Pokolinnya Rik Im ya Yadra1 2017 Naples 32 Zen 12 2019 Rome 64 Zen 23 2021 Milan 64 Zen 34 2022 Genoa 96 Zen 42023 Bergamo 128 Zen 4cDizajnPlatforma pidtrimuye yak odno tak i dvoprocesorni sistemi U dvoprocesornih konfuguraciyah centralni procesori obminyuyutsya informaciyeyu mizh soboyu po shini HyperTransport cherez tehnologiyu Infinity Fabric Kozhen chip pidtrimuye 8 kanalnu operativnu pam yat ta maye 128 PCIe 3 0 linij z nih 64 liniyi vikoristovuyutsya dlya komunikaciyi mizh procesorami u dvoprocesornih konfiguraciyah Vsi procesori Epyc skladayutsya z chotiroh 8 yadernih chipiv Zeppelin yak i procesori Ryzen u bagatochipovomu moduli z riznoyu kilkistyu simetrichno aktivnih yader na kozhnomu chipi Zeppelin Na vidminu vid Opteron ekvivalentiv Intel i nastilnih procesoriv AMD za vinyatkom Socket AM1 procesori Epyc ne mayut chipsetiv takozh vidomi yak sistema na chipi Ce oznachaye sho bilshist funkcij neobhidnih dlya povnocinnoyi roboti serveriv takih yak pam yat PCI Express kontroleri SATA tosho povnistyu integrovani v procesor sho usuvaye neobhidnist rozmishennya chipseta na materinskij plati Some unavailable features require additional controller chips to make them available on the system Pershe pokolinnya mikroprocesoriv Epyc bulo vigotovleno kompaniyeyu z vikoristannyam 14 nm procesu FinFET za licenziyeyu Samsung Electronics Epyc 2 vigotovlyavsya TSMC z vikoristannyam 7 nm procesu FinFET VidgukiZagalom vipusk novih servernih procesoriv Epyc buv sprijnyatij pozitivno Yak pravilo procesori Epyc viyavilis produktivnishimi za serverni procesori Intel u bagatopotochnih zadachah Odnak progravali u shvidkosti pri roboti z bazami danih cherez bilshu latentnist kesh pam yati U 2021 roci Meta Platforms vibrala chipi Epyc dlya svoyih centriv obrobki danih metavsesvitu Modelnij ryadServer Pershe pokolinnya Naples Pershe pokolinnya procesoriv Epyc Sufiks P oznachaye pidtrimku lishe odniyeyi konfiguraciyi soketa Modeli yaki ne ye P vikoristovuyut 64 liniyi PCI E vid kozhnogo procesora dlya zv yazku mizh procesorami Konfiguraciya roz yemu Model Kilkist yader potokiv Chastota GGc Kesh Operativna pam yat TDP Vt Roz yem Data vihodu CinaBazova Turbo L2 KB L3 MB Vsih yader Maksimalna2 procesorna Epyc 7601 32 64 2 2 2 7 3 2 32 x 512 64 DDR4 2666 vosmi kanalnij 180 SP3 Cherven 2017 4200 7571 3 0 200 Seredina 2018 7551 2 0 2 55 180 Cherven 2017 3400 7501 2 6 155 170 3400 7451 24 48 2 3 2 9 3 2 24 x 512 180 2400 7401 2 0 2 8 3 0 24 x 512 155 170 1850 7371 16 32 3 1 3 6 3 8 16 x 512 180 Kinec 2018 1550 7351 2 4 2 9 16 x 512 155 170 Cherven 2017 1100 7301 2 2 2 7 16 x 512 0 800 7281 2 1 16 x 512 32 0 650 7261 8 16 2 5 2 9 8 x 512 64 Seredina 2018 0 700 7251 2 1 32 DDR4 2400 vosmi kanalnij 120 Cherven 2017 0 475 1 procesorna 7551P 32 64 2 0 2 55 3 0 32 x 512 64 DDR4 2666 vosmi kanalnij 180 2100 7401P 24 48 2 8 24 x 512 155 170 1075 7351P 16 32 2 4 2 9 16 x 512 0 750 Druge pokolinnya Rome U listopadi 2018 roku AMD anonsuvala Epyc 2 na svoyemu zahodi Next Horizon druge pokolinnya procesoriv Epyc pid kodovoyu nazvoyu Rome zasnovane na mikroarhitekturi Zen 2 Procesori mistyat do vosmi 7 nm chipletnih procesoriv z 14 nm chipom IO sho zabezpechuye 128 linij PCIe v centri z yednanih mizh soboyu cherez Procesori pidtrimuyut do 8 kanaliv operativnoyi pam yati DDR4 ob yemom do 4 TB i vvodyat pidtrimku PCIe 4 0 Ci procesori mayut do 64 yader iz 128 potokami na soket 7 nm Rome viroblyayetsya TSMC Vin buv vipushenij 7 serpnya 2019 roku Zagalni harakteristiki cih procesoriv Kodova nazva Rome Kilkist linij PCI E 128 Data vipusku 7 serpnya 2019 roku krim EPYC 7H12 yakij buv vipushenij 18 veresnya 2019 roku Pidtrimka pam yati vosmikanalna DDR4 3200Konfiguraciya roz yemu Model Kilkist yader potokiv Chastota GGc Kesh TDP Vt Roz yem CinaBazova Turbo L2 KB L3 MB Vsih yader Maksimalna2 procesorna Epyc 7H12 64 128 2 6 3 3 64 x 512 256 280 SP37742 2 25 3 4 225 69507702 2 3 35 200 64507662 3 3 225 61507642 48 96 2 3 3 3 48 x 512 47757552 2 2 3 3 192 200 40257542 32 64 2 9 3 4 32 x 512 128 225 3400 7532 2 4 3 3 256 200 33507502 2 5 3 5 128 180 0 26007452 2 35 155 0 2025 7402 24 48 2 8 24 x 512 180 0 1783 7352 2 3 3 2 155 0 1350 7302 16 32 3 3 3 16 x 512 9787282 2 8 3 2 64 120 0 6507272 12 24 2 9 12 x 512 0 625 7262 8 16 3 2 3 4 8 x 512 128 155 0 575 7252 3 1 3 2 64 120 0 475 1 procesorna 7702P 64 128 2 0 3 35 64 x 512 256 200 4425 7502P 32 64 2 5 32 x 512 128 180 2300 7402P 24 48 2 8 24 x 512 0 1250 7302P 16 32 3 3 3 16 x 512 155 0 825 7232P 8 16 3 1 3 2 8 x 512 32 120 0 450 1 abo 2 procesorni 7F72 24 48 3 2 3 7 24 x 512 192 240 2450 7F52 16 32 3 5 3 9 16 x 512 256 31007F72 8 16 3 7 8 x 512 128 180 2100 Tretye pokolinnya Milan Na Konsultativnij radi HPC AI u Spoluchenomu Korolivstvi v zhovtni 2019 roku AMD ogolosila tehnichni harakteristiki mikroshem Epyc Milan na osnovi mikroarhitekturi Zen 3 Chipi Milan vikoristovuvatimut Socket SP3 do 64 yader v upakovci ta pidtrimuvatimut visim kanaliv DDR4 SDRAM i 128 linij PCIe 4 0 Takozh zayaviv pro plani shodo nastupnogo pokolinnya chipiv pid kodovoyu nazvoyu Genoa yaki budut zasnovani na mikroarhitekturi Zen 4 i vikoristovuvatimut Procesori Milan buli vipusheni AMD 15 bereznya 2021 roku Ogoloshuyetsya sho procesori Milan X sho vikoristovuyutsya v majbutnomu superkomp yuteri Frontier exascale dodadut chipleti z stek shob zbilshiti maksimalnu yemnist kesh pam yati tretogo rivnya z 256 MB do 768 MB Konfiguraciya roz yemu Model Kilkist yader potokiv Chastota GGc Kesh TDP Vt Roz yem CinaBazova Boost L2 KB L3 MB 2 procesorna Epyc 7763 64 128 2 45 3 50 64 x 512 256 280 SP3 78907713 2 3 675 225 70607663 56 112 3 50 56 x 512 240 63667643 48 96 2 30 3 60 48 x 512 225 499575F3 32 64 2 93 4 32 x 512 280 48607543 2 8 3 70 225 37617513 2 6 3 65 128 200 28407453 28 56 2 75 3 45 28 x 512 64 225 157074F3 24 48 3 2 4 24 x 512 256 240 0 29007443 2 85 4 128 200 0 2010 7413 2 65 3 6 180 0 1825 73F3 16 32 3 5 4 16 x 512 256 240 0 3521 7343 3 2 3 9 128 190 15657313 3 3 7 155 0 108372F3 8 16 3 7 4 1 8 x 512 256 180 0 2468 1 procesorna 7713P 64 128 2 0 3 675 64 x 512 225 5010 7543P 32 64 2 8 3 7 32 x 512 2300 7443P 24 48 2 85 4 24 x 512 128 200 0 1337 7313P 16 32 3 3 7 16 x 512 128 155 0 913 Div takozhSpilne pidpriyemstvo AMD i KitayuPrimitki Arhiv originalu za 27 lipnya 2017 Procitovano 18 sichnya 2018 Kampman Jeff 16 travnya 2017 Tech Report Arhiv originalu za 17 travnya 2017 Procitovano 18 sichnya 2018 Cutress Ian 20 chervnya 2017 Anandtech Arhiv originalu za 21 chervnya 2017 Procitovano 18 sichnya 2018 Cutress Ian 24 chervnya 2019 AnandTech com Arhiv originalu za 18 bereznya 2022 Procitovano 18 bereznya 2022 Cutress Ian 27 travnya 2019 AnandTech com Arhiv originalu za 12 kvitnya 2021 Procitovano 18 bereznya 2022 Kampman Jeff 7 bereznya 2017 Tech Report Arhiv originalu za 18 serpnya 2017 Procitovano 18 sichnya 2018 Cutress Ian 7 travnya 2017 Anandtech Arhiv originalu za 11 veresnya 2017 Procitovano 18 sichnya 2018 Arhiv originalu za 10 serpnya 2018 Procitovano 18 sichnya 2018 a href wiki D0 A8 D0 B0 D0 B1 D0 BB D0 BE D0 BD Cite web title Shablon Cite web cite web a Obslugovuvannya CS1 Storinki z tekstom archived copy yak znachennya parametru title posilannya Arhiv originalu za 24 serpnya 2017 Procitovano 18 sichnya 2018 a href wiki D0 A8 D0 B0 D0 B1 D0 BB D0 BE D0 BD Cite web title Shablon Cite web cite web a Obslugovuvannya CS1 Storinki z tekstom archived copy yak znachennya parametru title posilannya Morris John 13 bereznya 2018 ZDNet Arhiv originalu za 7 bereznya 2019 Procitovano 17 lipnya 2019 Smith Ryan 26 lipnya 2018 Arhiv originalu za 10 veresnya 2019 Procitovano 18 chervnya 2019 De Gelas Johan Cutress Ian 11 lipnya 2017 Anandtech Arhiv originalu za 26 serpnya 2017 Procitovano 18 sichnya 2018 Sozzi Brian 8 listopada 2021 finance yahoo com amer Arhiv originalu za 8 grudnya 2021 Procitovano 18 bereznya 2022 https www amd com system files 2017 06 AMD EPYC Data Sheet pdf 11 zhovtnya 2017 u Wayback Machine Storinka 2 Cutress Ian 20 chervnya 2017 Anandtech com Arhiv originalu za 21 chervnya 2017 Procitovano 21 chervnya 2017 Cutress Ian 20 chervnya 2017 Anandtech com Arhiv originalu za 21 chervnya 2017 Procitovano 21 chervnya 2017 Kennedy Patrick 16 travnya 2017 Serve the Home Arhiv originalu za 6 chervnya 2017 Procitovano 16 travnya 2017 Kennedy Patrick 16 travnya 2017 Serve the Home Arhiv originalu za 6 chervnya 2017 Procitovano 16 travnya 2017 www gamepc com Arhiv originalu za 20 bereznya 2021 Procitovano 20 sichnya 2019 www amd com Arhiv originalu za 26 sichnya 2021 Procitovano 20 sichnya 2019 AMD angl Arhiv originalu za 23 grudnya 2020 Procitovano 6 grudnya 2018 Gordon Mah Ung 7 listopada 2018 What AMD s 64 core Rome server CPU tells us about Ryzen 2 Procitovano 8 listopada 2018 AMD 7 serpnya 2019 Arhiv originalu za 8 serpnya 2019 Procitovano 8 serpnya 2019 Alcorn Paul 5 zhovtnya 2019 AMD dishes on Zen 3 and Zen 4 architecture Milan and Genoa roadmap Procitovano 5 zhovtnya 2019 Trader Tiffany 15 bereznya 2021 HPCwire amer Arhiv originalu za 23 bereznya 2022 Procitovano 19 bereznya 2022 c t Magazin nim 8 listopada 2021 Arhiv originalu za 22 bereznya 2022 Procitovano 19 bereznya 2022