В даному списку перераховані x86-сумісні мікропроцесори виробництва VIA Technologies, згрупованих за технічні характеристиками: ядра в рамках однієї групи мають багато спільного.
() розроблений компанією Cyrix
Ім'я на ринку | Ядро | Частота | FSB | L1-кеш | L2-кеш | Швидкодія FPU | Pipeline stages | Типова потужність | Вольтаж | Технологічний процес |
---|---|---|---|---|---|---|---|---|---|---|
Cyrix III | Joshua | 350-450 МГц | 100-133 MT/с | 64 КіБ | 256 КіБ | 100% | ? | 13-16 Вт | 2,2 В | 180 нм Al |
Розробки
Процесори , C3
Ім'я на ринку | Ядро | Частота | FSB | L1-кеш | L2-кеш | Швидкодія FPU | Pipeline stages | Типова потужність | Вольтаж | Технологічний процес |
---|---|---|---|---|---|---|---|---|---|---|
Cyrix III | Samuel (C5A) | 500-733 МГц | 100-133 MT/с | 128 КіБ | 0 КіБ | 50% | 12 | 6,8-10,6 Вт | 1,9-2,0 В | 180 нм Al |
C3, Eden ESP | Samuel 2 (C5B) | 733-750 МГц | 100-133 MT/с | 128 КіБ | 64 КіБ | 50% | 12 | 5,8-6,6 Вт | 1,60 В | 150 нм Al |
C3 | Ezra (C5C) | 800-933 МГц | 100-133 MT/с | 128 КіБ | 64 КіБ | 50% | 12 | 5,3-5,9 Вт | 1,35 В | 130 нм Al |
C3 | Ezra-T (C5N) | 800-1000 МГц | 100-133 MT/с | 128 КіБ | 64 КіБ | 50% | 12 | 5,3-11,8 Вт | 1,35 В | 130 нм Al |
- Всі моделі підтримують набори інструкцій MMX, SSE
- Набір інструкцій SSE2, SSE3, NX bit підтримуються процесорами з ядром Esther (C5J)
Ім'я на ринку | Ядро | Частота | FSB | L1-кеш | L2-кеш | Швидкодія FPU | Pipeline stages | Типова потужність | Вольтаж | Технологічний процес |
---|---|---|---|---|---|---|---|---|---|---|
C3, Eden ESP, Eden-N | Nehemiah (C5XL) | 1-1,2 ГГц | 133 MT/с | 128 КіБ | 64 КіБ | 100% | 16 | 15-19 Вт | 1,40 В | 130 нм Cu |
C3 | Nehemiah+ (C5P) | 1-1,2 ГГц | MT/с | 128 КіБ | 64 КіБ | 100% | 16 | 11-12 Вт | 1,25 В | 130 нм Cu |
C7, C7-D, C7-M, Eden, Eden ULV | Esther (C5J) | 0,4-2,0 ГГц | 400-533 MT/с | 128 КіБ | 128 КіБ | 100% | 16 | 12-20 Вт | 0,9-1,1 В | 90 нм SOI |
Серія | Ім'я моделі | Ядро | Частота [МГц] | FSB [МГц] | Рік | Тех-процес [нм] | Розмір упаковки [мм2] | Енергоспоживання [Вт] | L2 кеш [КБ] | L1 I/D кеш [КБ] | Продуктивність [SPEC2000] |
---|---|---|---|---|---|---|---|---|---|---|---|
Eden ESP | Samuel 2 | 300–600 | 66/100/133 | 2001 | 150 | 35×35 | 2.5–6 | 64 | 64/64 | Невідомо | |
Eden ESP | Nehemiah | 667–1000 | 133/200 | 2003–2004 | 130 | 35×35 | 6–7 | 64 | 64/64 | Невідомо | |
Eden-N | Nehemiah | 533–1000 | 133 | 2003 | 130 | 15×15 | 2.5–7 | 64 | 64/64 | Невідомо | |
Eden | Esther | 400–1500 | 400–800 | 2006–2007 | 90 | 30 | <7.5 | 128 | 32/32 | Невідомо | |
Eden X2 | Невідомо | 800 | Невідомо | 2011 | 40 | 11×6 | Невідомо | Невідомо | Невідомо | Невідомо | |
C3 | C3 | Samuel 2 | 667–800 | 100–133 | 2001 | 150 | Невідомо | 13 | 64 | 64/64 | Невідомо |
C3 | Ezra | 800–1000 | 100–133 | 2002 | 130 | Невідомо | 8.3–10 | 64 | 64/64 | Невідомо | |
C3 | Nehemiah | 1000–1400 | 133–200 | 2003 | 130 | 35×35 | 15–21 | 64 | 64/64 | Невідомо | |
C3-M | Nehemiah | 1000–1400 | 133–200 | 2003 | 130 | 35×35 | 11–19 | 64 | 64/64 | Невідомо | |
C7 | C7-D | Esther | 1500–1800 | 400 | 2006 | 90 | 21×21 | 20–25 | 128 | 16/16 | Невідомо |
C7-M | Esther | 1000–2000 | 400 | 2005 | 90 | 21×21 | 12–20 | 128 | 16/16 | Невідомо | |
C7 | Esther | 1500–2000 | 800 | 2007 | 90 | 21×21 | 12–20 | 128 | 16/16 | Невідомо |
VIA Nano
Серія | Ім'я моделі | Ядро | Частота [МГц] | FSB [МГц] | Рік | Техпроцес [нм] | Розмір упаковки [мм2] | Енергоспоживання [Вт] | L2 кеш [КБ] | L1 I/D кеш [КБ] | Продуктивність [SPEC2000] |
---|---|---|---|---|---|---|---|---|---|---|---|
QuadCore | Isaiah | 1000-1460 | 1066 | 2011 | 40 | 21×21 | 27.5 | 4× 1024 | 4× 64/64 | 30.1/24.1 rate |
CHA
- У розробці, на момент редагування списку. Деталі, наведені нижче, можуть бути змінені,
- 8 ядер + нейронний процесор "NCORE" для прискорення ШІ.
- Набір інструкцій MMX SSE SSE2 SSE3 SSSE3 SSE4.1 SSE4.2 AES AVX AVX2 FMA3 SHA AVX512 AVX512F AVX512CD AVX512BW AVX512DQ AVX512VL AVX512IFMA AVX512VBMI.
Назва моделі | Кодове ім'я | Ядро | Кількість ядер | Частота | Мікроархітектура | L1 кеш | L2 кеш | L3 кеш | Анонсовано | Випуск очікувався | Техпроцес | Тип роз'єма | Pipeline stages | Лінії PCIe |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
невідомо | CHA | CNS | 8 | 2.5 ГГц | CNS | 32 КіБ | 256 КіБ | 16 МБ | 2019 | 2H 2020 | 16 нм | LGA | 20-22 | 44 |
Див. також
Джерела
- Підтримка інструкцій IA-32 процесорами VIA Cyrix III. sandpile.org. Архів оригіналу за 6 липня 2013. Процитовано 23 липня 2007.
- Підтримка інструкцій IA-32 процесорами VIA C3. sandpile.org. Архів оригіналу за 6 липня 2013. Процитовано 23 липня 2007.
- Підтримка інструкцій IA-32 процесорами VIA C7. sandpile.org. Архів оригіналу за 6 липня 2013. Процитовано 23 липня 2007.
- . Via.com. Архів оригіналу за 7 лютого 2014. Процитовано 3 лютого 2014.
- . Via.com. Архів оригіналу за 18 серпня 2015. Процитовано 3 лютого 2014.
- (PDF). Via.com. Архів оригіналу (PDF) за 27 May 2012. Процитовано 3 лютого 2014.
- Nov 18th, btarunr; Discuss, 2019 22:10. VIA CenTaur Develops a Multi-core x86 Processor for Enterprise with in-built AI Hardware. TechPowerUp (англ.). Процитовано 28 липня 2020.
- Feb 18th, btarunr; Discuss, 2020 06:36. VIA CenTaur CHA NCORE AI CPU Pictured, a Socketed LGA Package. TechPowerUp (англ.). Процитовано 28 липня 2020.
- CHA - Microarchitectures - Centaur Technology - WikiChip. en.wikichip.org (англ.). Процитовано 28 липня 2020.
- Процесорна архітектура VIA x86 AI, анонсована продуктивність: порівнянна з 32 ядерним Intel. Small Tech News. 11 грудня 2019. оригіналу за 20 жовтня 2020.
- Dec 9th, btarunr; Discuss, 2019 18:25. Centaur Releases In-Depth Analysis from The Linley Group for its NCORE-Equipped x86 Processor. TechPowerUp (англ.). Процитовано 30 серпня 2020.
- Перший у світі високопродуктивний x86 SoC з інтегрованим AI співпроцесором (PDF). centtech. с. 4.
{{}}
: Обслуговування CS1: Сторінки з параметром url-status, але без параметра archive-url ()
Посилання
- Сторінка процесорів Via C3
- Сторінка процесорів Via C7
- Сторінка процесорів Via Nano
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
V danomu spisku pererahovani x86 sumisni mikroprocesori virobnictva VIA Technologies zgrupovanih za tehnichni harakteristikami yadra v ramkah odniyeyi grupi mayut bagato spilnogo rozroblenij kompaniyeyu CyrixVsi modeli pidtrimuyut nabori instrukcij MMX i 3DNow Im ya na rinku Yadro Chastota FSB L1 kesh L2 kesh Shvidkodiya FPU Pipeline stages Tipova potuzhnist Voltazh Tehnologichnij proces Cyrix III Joshua 350 450 MGc 100 133 MT s 64 KiB 256 KiB 100 13 16 Vt 2 2 V 180 nm AlRozrobkiProcesori C3 Vsi modeli pidtrimuyut nabori instrukcij MMX i 3DNow Im ya na rinku Yadro Chastota FSB L1 kesh L2 kesh Shvidkodiya FPU Pipeline stages Tipova potuzhnist Voltazh Tehnologichnij proces Cyrix III Samuel C5A 500 733 MGc 100 133 MT s 128 KiB 0 KiB 50 12 6 8 10 6 Vt 1 9 2 0 V 180 nm Al C3 Eden ESP Samuel 2 C5B 733 750 MGc 100 133 MT s 128 KiB 64 KiB 50 12 5 8 6 6 Vt 1 60 V 150 nm Al C3 Ezra C5C 800 933 MGc 100 133 MT s 128 KiB 64 KiB 50 12 5 3 5 9 Vt 1 35 V 130 nm Al C3 Ezra T C5N 800 1000 MGc 100 133 MT s 128 KiB 64 KiB 50 12 5 3 11 8 Vt 1 35 V 130 nm Al Procesori C3 C7 Vsi modeli pidtrimuyut nabori instrukcij MMX SSE Nabir instrukcij SSE2 SSE3 NX bit pidtrimuyutsya procesorami z yadrom Esther C5J Im ya na rinku Yadro Chastota FSB L1 kesh L2 kesh Shvidkodiya FPU Pipeline stages Tipova potuzhnist Voltazh Tehnologichnij proces C3 Eden ESP Eden N Nehemiah C5XL 1 1 2 GGc 133 MT s 128 KiB 64 KiB 100 16 15 19 Vt 1 40 V 130 nm Cu C3 Nehemiah C5P 1 1 2 GGc MT s 128 KiB 64 KiB 100 16 11 12 Vt 1 25 V 130 nm Cu C7 C7 D C7 M Eden Eden ULV Esther C5J 0 4 2 0 GGc 400 533 MT s 128 KiB 128 KiB 100 16 12 20 Vt 0 9 1 1 V 90 nm SOI Seriya Im ya modeli Yadro Chastota MGc FSB MGc Rik Teh proces nm Rozmir upakovki mm2 Energospozhivannya Vt L2 kesh KB L1 I D kesh KB Produktivnist SPEC2000 Eden ESP Samuel 2 300 600 66 100 133 2001 150 35 35 2 5 6 64 64 64 Nevidomo Eden ESP Nehemiah 667 1000 133 200 2003 2004 130 35 35 6 7 64 64 64 Nevidomo Eden N Nehemiah 533 1000 133 2003 130 15 15 2 5 7 64 64 64 Nevidomo Eden Esther 400 1500 400 800 2006 2007 90 30 lt 7 5 128 32 32 Nevidomo Eden X2 Nevidomo 800 Nevidomo 2011 40 11 6 Nevidomo Nevidomo Nevidomo Nevidomo C3 C3 Samuel 2 667 800 100 133 2001 150 Nevidomo 13 64 64 64 Nevidomo C3 Ezra 800 1000 100 133 2002 130 Nevidomo 8 3 10 64 64 64 Nevidomo C3 Nehemiah 1000 1400 133 200 2003 130 35 35 15 21 64 64 64 Nevidomo C3 M Nehemiah 1000 1400 133 200 2003 130 35 35 11 19 64 64 64 Nevidomo C7 C7 D Esther 1500 1800 400 2006 90 21 21 20 25 128 16 16 Nevidomo C7 M Esther 1000 2000 400 2005 90 21 21 12 20 128 16 16 Nevidomo C7 Esther 1500 2000 800 2007 90 21 21 12 20 128 16 16 Nevidomo VIA Nano Dokladnishe Seriya Im ya modeli Yadro Chastota MGc FSB MGc Rik Tehproces nm Rozmir upakovki mm2 Energospozhivannya Vt L2 kesh KB L1 I D kesh KB Produktivnist SPEC2000 QuadCore Isaiah 1000 1460 1066 2011 40 21 21 27 5 4 1024 4 64 64 30 1 24 1 rate CHA U rozrobci na moment redaguvannya spisku Detali navedeni nizhche mozhut buti zmineni 8 yader nejronnij procesor NCORE dlya priskorennya ShI Nabir instrukcij MMX SSE SSE2 SSE3 SSSE3 SSE4 1 SSE4 2 AES AVX AVX2 FMA3 SHA AVX512 AVX512F AVX512CD AVX512BW AVX512DQ AVX512VL AVX512IFMA AVX512VBMI Nazva modeli Kodove im ya Yadro Kilkist yader Chastota Mikroarhitektura L1 kesh L2 kesh L3 kesh Anonsovano Vipusk ochikuvavsya Tehproces Tip roz yema Pipeline stages Liniyi PCIe nevidomo CHA CNS 8 2 5 GGc CNS 32 KiB 256 KiB 16 MB 2019 2H 2020 16 nm LGA 20 22 44Div takozhDzherelaPidtrimka instrukcij IA 32 procesorami VIA Cyrix III sandpile org Arhiv originalu za 6 lipnya 2013 Procitovano 23 lipnya 2007 Pidtrimka instrukcij IA 32 procesorami VIA C3 sandpile org Arhiv originalu za 6 lipnya 2013 Procitovano 23 lipnya 2007 Pidtrimka instrukcij IA 32 procesorami VIA C7 sandpile org Arhiv originalu za 6 lipnya 2013 Procitovano 23 lipnya 2007 Via com Arhiv originalu za 7 lyutogo 2014 Procitovano 3 lyutogo 2014 Via com Arhiv originalu za 18 serpnya 2015 Procitovano 3 lyutogo 2014 PDF Via com Arhiv originalu PDF za 27 May 2012 Procitovano 3 lyutogo 2014 Nov 18th btarunr Discuss 2019 22 10 VIA CenTaur Develops a Multi core x86 Processor for Enterprise with in built AI Hardware TechPowerUp angl Procitovano 28 lipnya 2020 Feb 18th btarunr Discuss 2020 06 36 VIA CenTaur CHA NCORE AI CPU Pictured a Socketed LGA Package TechPowerUp angl Procitovano 28 lipnya 2020 CHA Microarchitectures Centaur Technology WikiChip en wikichip org angl Procitovano 28 lipnya 2020 Procesorna arhitektura VIA x86 AI anonsovana produktivnist porivnyanna z 32 yadernim Intel Small Tech News 11 grudnya 2019 originalu za 20 zhovtnya 2020 Dec 9th btarunr Discuss 2019 18 25 Centaur Releases In Depth Analysis from The Linley Group for its NCORE Equipped x86 Processor TechPowerUp angl Procitovano 30 serpnya 2020 Pershij u sviti visokoproduktivnij x86 SoC z integrovanim AI spivprocesorom PDF centtech s 4 a href wiki D0 A8 D0 B0 D0 B1 D0 BB D0 BE D0 BD Cite web title Shablon Cite web cite web a Obslugovuvannya CS1 Storinki z parametrom url status ale bez parametra archive url posilannya Posilannya Storinka procesoriv Via C3 Storinka procesoriv Via C7 Storinka procesoriv Via Nano