Програмована логічна інтегральна схема, ПЛІС (англ. programmable logic device, PLD) — електронний компонент, який використовують для створення цифрових інтегральних схем.
На відміну від звичайних цифрових мікросхем, логіку роботи ПЛІС не визначають при виготовленні, а задають за допомогою програмування. Для цього служать програматори і налагоджувальні середовища, що дозволяють задати бажану структуру цифрового пристрою у вигляді принципової електричної схеми або програми спеціальними мовами опису апаратури (Verilog, VHDL, AHDL та інші).
Альтернативою ПЛІС є:
- програмований логічний контролер,
- базові матричні кристали, що вимагають заводського виробничого процесу для програмування,
- ASIC — спеціалізовані замовні ВІС (великі інтегральні схеми), які при малосерійному та одиничному виробництві істотно дорожчі,
- спеціалізовані комп'ютери, процесори (наприклад, цифровий сигнальний процесор),
- мікроконтролери, які через програмний спосіб реалізації алгоритмів повільніші, ніж ПЛІС.
Деякі виробники ПЛІС пропонують програмні процесори, які можуть бути модифіковані під конкретне завдання, а потім вбудовані в ПЛІС. Тим самим забезпечується зменшення використання місця на друкованій платі і спрощення проектування самої ПЛІС.
Типи ПЛІС
Використання ROM пам'яті як ПЛІС
Цей розділ потребує доповнення. (липень 2013) |
Ранні ПЛІС
У 1970 Компанія Texas Instruments (TI) розробила маскові (програмовані за допомогою маски, англ. Mask-programmable) ІС, засновані на асоціативній пам'яті лише для читання (англ. read-only associative memory, ROAM) фірми IBM. Ця мікросхема, TMS2000, програмувалася чергуванням металевих шарів в процесі виробництва ІС. TMS2000 мала до 17 входів і 18 виходів з 8 JK-тригерами як пам'ять. Для цих пристроїв компанія TI ввела термін Programmable Logic Array (PLA) — програмована логічна матриця.
PAL
PAL (англ. Programmable Array Logic — програмовані матриці логіки) — це найпростіші ПЛІС, що використовуються для імплементації логічних функцій в цифрові кола. Введена корпорацією в 1978 році.
Цей розділ потребує доповнення. (липень 2013) |
GAL
GAL (англ. generic array logic) — це ПЛІС, що мають програмовану матрицю «І» і фіксовану матрицю «АБО».
Цей розділ потребує доповнення. (липень 2013) |
CPLD
CPLD (англ. complex programmable logic device — складні програмовані логічні пристрої) містять відносно великі програмовані логічні блоки — макрокомірки (англ. macrocells), з'єднані з зовнішніми виводами і внутрішніми шинами. Функціональність CPLD кодується в енергонезалежній пам'яті, тому немає необхідності їх перепрограмовувати при ввімкненні. Може застосовуватися поряд з великими кристалами для розширення числа входів/виходів, для попередньої обробки сигналів або підтримки інтерфейсів (наприклад, контролер COM-порту, USB, VGA).
FPGA
FPGA (англ. field-programmable gate array) містять блоки множення-накопичення (англ. multiply-accumulate, MAC), які широко застосовуються при цифровій обробці сигналів (DSP), а також логічні елементи (як правило на базі таблиць перекодування — таблиць істинності) та блоки їх комутації. FPGA зазвичай використовуються для обробки сигналів, мають більше логічних елементів і гнучкішу архітектуру, ніж CPLD. Програма для FPGA зберігається в розподіленій пам'яті, яка може бути виконана як на основі енергозалежних осередків статичного ОЗП (подібні мікросхеми виробляють, наприклад, фірми Xilinx і Altera) — у цьому випадку програма не зберігається при зникненні електроживлення мікросхеми, так і на основі енергонезалежних комірок Flash-пам'яті або перемичок antifuse (такі мікросхеми виробляють фірми Microsemi й Lattice Semiconductor) — в цих випадках програма зберігається при зникненні електроживлення. Якщо програма зберігається в енергозалежній пам'яті, то при кожному ввімкненні живлення мікросхеми її необхідно заново конфігурувати за допомогою початкового завантажувача, який може бути вбудовано і в саму FPGA. Альтернативою ПЛІС FPGA є повільніші цифрові процесори обробки сигналів. FPGA застосовуються також, як прискорювачі універсальних процесорів в суперкомп'ютерах (наприклад: Cray — XD1, SGI — Проект RASC).
Етапи проектування
- Розробка схеми електричної принципової або програми спеціальними мовами опису апаратури: Verilog, VHDL, AHDL та ін;
- Логічний синтез за допомогою програм-синтезаторів (отримання списку електричних з'єднань (у вигляді тексту) з абстрактної моделі, записаної мовою опису апаратури);
- Проектування друкованої плати пристрою за допомогою системи автоматизованого проектування (САПР) друкованих плат (Altium Designer, gEDA, KiCad, P-CAD та ін.) на якій розміщується мікросхема ПЛІС та інші електронні компоненти (резистори, конденсатори, генератори, АЦП, роз'єми і т. д.);
- Створення файлу конфігурації ПЛІС;
- Завантаження файлу в мікросхему ПЛІС або окрему мікросхему пам'яті конфігурації, після завантаження конфігурації мікросхема ПЛІС отримує задану функціональність.
Огляд родин ПЛІС основних виробників
ПЛІС широко використовується для побудови різних за складністю і можливостям цифрових пристроїв. Розширення сфери застосування ПЛІС визначається зростаючим попитом на пристрої з швидкою перебудовою виконуваних функцій, скороченням проектно-технологічного цикла нових або модифікованих виробів, наявністю режимів зміни внутрішньої структури в реальному часі, підвищенням швидкодії, зниженням споживаної потужності, розробкою оптимізованих поєднань з мікропроцесорами і сигнальними процесорами (DSP), а також зниженням цін на ці пристрої. За принципом формування необхідної структури цільового цифрового пристрою ПЛІС відносять до двох груп. CPLD (Complex Programmable Logic Device) — комплексні програмовані логічні пристрої, енергонезалежні і з деяким обмеженням допустимого числа перезапису вмісту. FPGA (Field Programmable Gate Array) — програмовані користувачем вентильні матриці, що не мають обмежень по числу перезаписів. У цифровій обробці сигналів (ЦОС) ПЛІС в порівнянні з DSP мають такі переваги, як можливість організації паралельної обробки даних, масштабування смуги пропускання, розширюваність пристрою. Xilinx, Altera, Actel, Atmel, Lattice Semiconductor, Cypress Semiconductor та інші компанії активно створюють ПЛІС, що відрізняються наявністю нових функцій і сприяють подальшому розширенню сфери їх застосування. За результатами діяльності у 2003 році компанії Xilinx, Altera і Actel стали основними розробниками ідеології застосування ПЛІС.
Xilinx
Компанія Xilinx заснована в 1984 році. Xilinx при виготовленні ПЛІС використовує технології на основі статичного ОЗП (FPGA серій ХС 4000, XC 3000, XC 5200, Spartan, Virtex), Flash-пам'яті (CPLD XC 9500) і електрично програмованої постійної пам'яті (CPLD серії CoolRunner). Компанія Xilinx — творець ПЛІС FPGA. В наш час[] популярними сімействами є Virtex-II, Virtex-II Pro, Spartan-IIE і Spartan-3. FPGA серій Virtex і Spartan крім елементів логіки, що реалізують оперативну пам'ять, не займає LC; швидкодійні модулі загального призначення; елементи реалізації стандартів входів виходів. Компанія Xilinx в 2002 році, використовуючи ядра RISC-процесорів IBM PowerPC і ПЛІС Virtex-II Pro, розширила сферу використання ПЛІС. Ядро містить: 5-ступінчастий конвеєр обробки даних; пристрій апаратного множення і ділення, тридцять два 32-розрядних регістра загального призначення; двонаправлений модульно-асоціативний кеш команд і кеш даних (по 16 кбайт); пристрій керування пам'яттю. Споживана потужність ядра — 0,9 мВт/МГц. Компанія Xilinx для виготовлення спеціалізованих FPGA в 2003 році приступила до використання модульної архітектури ASMBL (Application Specific Modular Block). Архітектура ASMBL випробувана на серії Virtex, виготовленої за технологією 90 нм з логічним блоком конфігурації.[]
Компанія Xilinx — не тільки творець FPGA, але і розробник серій CPLD (XC9500, CoolRunner, CoolRunner-II). Серед останніх розробок компанії — сімейство CoolRunner-II з архітектурою XPLA3. У порівнянні з CoolRunner досягнуто нижче енергоспоживання і висока швидкодія (застосована технологія FZP), реалізовані можливості підтримки різних цифрових сигнальних стандартів (вводу/виводу). Остання[] версія інтегрованого програмного забезпечення (ПЗ) дозволяє підвищити швидкодію останніх моделей ПЛІС до 400 МГц і забезпечити ефективне конструювання на кристалі меншої площі. Зниження виробничої вартості може досягати 60 %.
Крім компаній-виробників ПЛІС багато сторонніх фірм розробників інтегральних схем беруть участь у створенні САПР. Компанія Mentor Graphics поставляє сімейство засобів синтезу — Precision Synthesis. Цей продукт є частиною комплексного маршруту проектування ПЛІС, включаючи створення, верифікацію та інтеграцію проекту, в тому числі з використанням IP-cores. Інструментальний комплект SET — StartenKit (розробка Scan Engeneering Telecom) використовується для аналогічних цілей, а також розробки прототипів вбудовуваних мікропроцесорних систем, але вже для FPGA фірми Xilinx. Для налагодження ПЗ SoC може використовуватися JTAG-емулятор WindPower ICE (розробка Wind River Systems). Через WindPower ICE можна завантажувати FPGA та програмувати CPLD. Відомо, що надійні[] та повні інтелектуальні рішення IP (Intellectual Property) пропонуються самими фірмами-розробниками. У виданому компанією Xilinx журналі для користувачів Xilinx IP Selection Guide для ряду областей застосування публікуються переліки сотень IP-рішень. Деякі сфери застосування ПЛІС компанії:
- Комунікації та мережі (підтримка дуплексного режиму 1 Гбіт Ethernet — Virtex-II; підтримка режиму 10/100 Мбіт Ethernet-Virtex-II, Spartan-II; декодер Ріда-Соломона для цифрового TV, кабельних модемів, бездротових мереж — серії Virtex, Spartan).и
- ЦГЗ (перетворення Фур'є — серія Virtex; регістр зсуву з лінійним зворотним зв'язком для виправлення помилок в системах передачі даних — серії Virtex, Spartan).
- Математичні функції (суматор, віднімальник — серії Virtex, Spartan; дільник в режимі з рухомою комою для DSP-програм — серії Virtex, Spartan-II).
- Пам'ять і її компоненти (асоціативна пам'ять — серії Virtex, Spartan).
Радіаційно-стійкі FPGA серії Virtex успішно використовуються в «головному мозку» всюдихода Opportunity MER на Марсі (січень 2004 року), контролюючи колісні двигуни, керування і різні контрольно-вимірювальні прилади.
ПЛІС Zynq UltraScale+RFSoCs компанії Xilinx налічують до 16 швидкодійних АЦП і ЦАП, інтегрованих до їх структури.
Altera
Текст вилучений зі статті через підозру в порушенні авторських прав |
Текст, який раніше перебував на цій сторінці, запідозрений у порушенні через те, що є дослівним перекладом з таких джерел:
Тому, хто поставив цей шаблон: |
До уваги користувача, який розмістив цю статтю Не редагуйте статтю зараз, навіть якщо ви збираєтеся її переписати. Додержуйтеся вказівок нижче.
У випадку, якщо новий текст написаний не буде, ця стаття буде вилучена через тиждень після появи цього попередження. (Детальніше див. .) Вихідний текст цієї статті з можливим порушенням копірайту можна знайти в історії змін. Зверніть увагу, що розміщення у Вікіпедії матеріалів, включаючи дослівний переклад, автор яких не надав явного дозволу на їхнє використання відповідно до ліцензії GNU FDL без незмінюваних секцій та Creative Commons із зазначенням автора / розповсюдження на тих самих умовах, може бути порушенням законів про авторське право. Користувачі, які додають до Вікіпедії такі матеріали, можуть бути тимчасово позбавлені права редагувати статті. Незважаючи ні на що, ми завжди раді вашим оригінальним статтям. Дякуємо. |
Microsemi
Компанія купила в листопаді 2010 р. фірму Actel — третього в світі за об'ємами продажу виробника FPGA ($150 млн в 2003 році) після Xilinx і Altera (www.microsemi.com, www.actel.com). Компанія Actel була заснована в 1985 році.
Компанія пропонує мікросхеми:
- перепрограмувальні по Flash-технології (сімейства ProASIC, ProASICPLUS, HiReProASICPLUS);
- одноразово програмовані по Antifuse-технології (сімейства Axcelerator, eX, SX/SX-A, MX, Legocy Products, HiRelAntifuse);
- одноразово програмовані радіаційностійкі.
На відміну від продуктів інших компаній, ПЛІС Microsemi мають елементи Flash-пам'яті, розподілені по всій площі кристала, які одночасно є ключами, які задають конфігурацію. З останніх розробок FPGA — незалежне сімейство ProASICPLUS. Архітектура мікросхеми складається з ядра, ланцюгів маршрутизації, блоків вбудованої пам'яті, блоків обробки синхрочастоти, блоків I/O, порту JTAG. Підтримується ПО Designer компанії Microsemi. У ProASICPLUS при зіставленні з FPGA інших компаній з однаковою кількістю вентилів — кількість виводів більша. Основна властивість мікросхеми, що дозволяє істотно розширити сферу їх застосування — це радіаційна стійкість з накопиченою дозою не менше 200 Крад. З першого кварталу 2004 року компанія випускає зразки нової швидкодіючої серії Military Axcelerator, атестованих на повний військовий діапазон. Схеми забезпечують внутрішню швидкодію 500 МГц, швидкість передачі даних між кристалами 300 МГц і містять від 30 тис. до 250 тис. вентильних елементів. Реалізуються в пластмасових або керамічних корпусах (температурний діапазон: −55 … +125 °С). Вихідна ціна — $770. Для налагодження проектів на ПЛІС з Flash-технологією використовується Modelism фірми Mentor Graphics, а для ПЛІС з Antifuse-технологією — безкоштовні засоби розробки Libero IDE Silver. Продукція компанії призначена в першу чергу для військових і космічних програм. Проте останнім часом розширюється сфера застосування розробок для індустріального (атомна промисловість), телекомунікаційного (модеми, роутери, маршрутизатори), медичного (діагностичне обладнання), систем захисту даних (криптографія), ігрового та іншого обладнання. Компанія пропонує такі сімейства IP-ядер:
- інтерфейсні шини;
- передача даних;
- процесори і периферійні пристрої;
- безпека;
- контролери пам'яті;
- мультимедіа і корекція помилок.
Наприклад, IP-ядра:
- Комунікації та мережі (кодер / декодер-Axcelerator, SX-A/SX; підтримка режиму 10/100/1000 в Ethernet-комутатори, концентратори, маршрутизатори-Axcelerator, ProASICPLUS).
- Процесори (8-розрядне мікропроцесорне ядро Zilog Z80 фірми CAST-Axcelerator, ProASICPLUS, SX-A/SX, RTSX-S; 8-розрядний мікропроцесор 6809 фірми Inicore — Axcelerator, ProASICPLUS, ProASIC, SX-A/SX, MX; LCD-контролер фірми Inicore — Axcelerator, SX-A/SX, MX; контролери пам'яті SDR SDRAM фірми Morethan / P — Axcelerator, ProASICPLUS, RT545-S).
Lattice Semiconductor
Цей розділ потребує доповнення. (липень 2013) |
Achronix
Цей розділ потребує доповнення. (липень 2013) |
QuickLogic
Цей розділ потребує доповнення. (липень 2013) |
Atmel
Компанія Atmel заснована 1984 року. Компанія відома розробкою, виробництвом і маркетингом просунутих напівпровідникових приладів, у тому числі ПЛІС CPLD і FPGA. Atmel випускає програмовані SoC серії АТ94К, що включає RISC-мікроконтролер AVR, ПЛІС, схему управління, пам'ять і пристрої вводу-виводу. Такий рівень інтеграції успішно використовується в портативному і бездротовому устаткуванні: персональних цифрових помічників і їх периферійних пристроях, допоміжному обладнанні стільникових телефонів, глобальних системах позиціонування, портативному тестовому обладнанні, пристроях роздрібної торгівлі, системах безпеки, бездротових мережах. У новій платформі AT91RM9200 (2003 рік) використовується процесор ARM920T, стандартна матриця, що складається з периферійних пристроїв пам'яті. Таке рішення дозволяє замінювати процесори для ЦГЗ. Atmel або замовник IP-модуля може додати ПЛІС FPGA, наприклад Virtex-II від Xilinx. При завантаженні FPGA компанія Atmel використовує мікросхеми пам'яті серії АТ17СХХХ, побудовані по Flash-технології. Для проектування можна використовувати продукти Synario, ABEL і CUPL.
Примітки
- Pingree Paula J. Advancing NASA’s On-Board Processing Capabilities with Reconfigurable FPGA Technologies. — Croatia : INTECH, 2010. — 1 January.
- Слюсар В.И. (2018). (PDF). Первая миля. Last mile (Приложение к журналу "Электроника: наука, технология, бизнес"). № 2. с. 76—80. Архів оригіналу (PDF) за 20 червня 2018. Процитовано 6 квітня 2020.
- Acquisitions. Microsemi. Архів оригіналу за 9 липня 2013. Процитовано 15 квітня 2013.
- Microsemi to acquire Actel. EDN. Архів оригіналу за 9 липня 2013. Процитовано 15 квітня 2013.
Див. також
Посилання
- Кілька проектів [ 23 грудня 2010 у Wayback Machine.](англ.)
- Исследование цифровых устройств на основе программируемых логических интегральных схем (ПЛИС) в среде Quartus II. Методические указания. [ 4 березня 2016 у Wayback Machine.](рос.)
- OpenCores [ 26 лютого 2011 у Wayback Machine.](англ.) — Підбірка проектів для ПЛІС з відкритим кодом.
- (рос.)
- В. Соловьев, А. Климович. Введение в проектирование комбинационных схем на ПЛИС [ 17 вересня 2011 у Wayback Machine.](рос.)
- ПЛИС Actel — основа при реализации SoC бортовой аппаратуры [ 21 листопада 2010 у Wayback Machine.](рос.)
- ПЛИС FPGA [ 24 квітня 2011 у Wayback Machine.](рос.)
- Платформы. Технология ПЛИС и ее применение для создания нейрочипов [ 15 квітня 2011 у Wayback Machine.](рос.)
Це незавершена стаття про апаратне забезпечення. Ви можете проєкту, виправивши або дописавши її. |
Це незавершена стаття з технології. Ви можете проєкту, виправивши або дописавши її. |
Ця стаття має кілька недоліків. Будь ласка, допоможіть удосконалити її або обговоріть ці проблеми на .
|
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
Programovana logichna integralna shema PLIS angl programmable logic device PLD elektronnij komponent yakij vikoristovuyut dlya stvorennya cifrovih integralnih shem CPLD PLIS Altera MAX 7128 ekvivalentna 2500 ventilyam Na vidminu vid zvichajnih cifrovih mikroshem logiku roboti PLIS ne viznachayut pri vigotovlenni a zadayut za dopomogoyu programuvannya Dlya cogo sluzhat programatori i nalagodzhuvalni seredovisha sho dozvolyayut zadati bazhanu strukturu cifrovogo pristroyu u viglyadi principovoyi elektrichnoyi shemi abo programi specialnimi movami opisu aparaturi Verilog VHDL AHDL ta inshi Alternativoyu PLIS ye programovanij logichnij kontroler bazovi matrichni kristali sho vimagayut zavodskogo virobnichogo procesu dlya programuvannya ASIC specializovani zamovni VIS veliki integralni shemi yaki pri maloserijnomu ta odinichnomu virobnictvi istotno dorozhchi specializovani komp yuteri procesori napriklad cifrovij signalnij procesor mikrokontroleri yaki cherez programnij sposib realizaciyi algoritmiv povilnishi nizh PLIS Deyaki virobniki PLIS proponuyut programni procesori yaki mozhut buti modifikovani pid konkretne zavdannya a potim vbudovani v PLIS Tim samim zabezpechuyetsya zmenshennya vikoristannya miscya na drukovanij plati i sproshennya proektuvannya samoyi PLIS Tipi PLISVikoristannya ROM pam yati yak PLIS Cej rozdil potrebuye dopovnennya lipen 2013 Ranni PLIS U 1970 Kompaniya Texas Instruments TI rozrobila maskovi programovani za dopomogoyu maski angl Mask programmable IS zasnovani na asociativnij pam yati lishe dlya chitannya angl read only associative memory ROAM firmi IBM Cya mikroshema TMS2000 programuvalasya cherguvannyam metalevih shariv v procesi virobnictva IS TMS2000 mala do 17 vhodiv i 18 vihodiv z 8 JK trigerami yak pam yat Dlya cih pristroyiv kompaniya TI vvela termin Programmable Logic Array PLA programovana logichna matricya PAL Dokladnishe Programovani matrici logiki PAL angl Programmable Array Logic programovani matrici logiki ce najprostishi PLIS sho vikoristovuyutsya dlya implementaciyi logichnih funkcij v cifrovi kola Vvedena korporaciyeyu v 1978 roci Cej rozdil potrebuye dopovnennya lipen 2013 GAL Dokladnishe GAL angl generic array logic ce PLIS sho mayut programovanu matricyu I i fiksovanu matricyu ABO Cej rozdil potrebuye dopovnennya lipen 2013 CPLD Dokladnishe CPLD CPLD angl complex programmable logic device skladni programovani logichni pristroyi mistyat vidnosno veliki programovani logichni bloki makrokomirki angl macrocells z yednani z zovnishnimi vivodami i vnutrishnimi shinami Funkcionalnist CPLD koduyetsya v energonezalezhnij pam yati tomu nemaye neobhidnosti yih pereprogramovuvati pri vvimknenni Mozhe zastosovuvatisya poryad z velikimi kristalami dlya rozshirennya chisla vhodiv vihodiv dlya poperednoyi obrobki signaliv abo pidtrimki interfejsiv napriklad kontroler COM portu USB VGA FPGA Dokladnishe FPGA FPGA angl field programmable gate array mistyat bloki mnozhennya nakopichennya angl multiply accumulate MAC yaki shiroko zastosovuyutsya pri cifrovij obrobci signaliv DSP a takozh logichni elementi yak pravilo na bazi tablic perekoduvannya tablic istinnosti ta bloki yih komutaciyi FPGA zazvichaj vikoristovuyutsya dlya obrobki signaliv mayut bilshe logichnih elementiv i gnuchkishu arhitekturu nizh CPLD Programa dlya FPGA zberigayetsya v rozpodilenij pam yati yaka mozhe buti vikonana yak na osnovi energozalezhnih oseredkiv statichnogo OZP podibni mikroshemi viroblyayut napriklad firmi Xilinx i Altera u comu vipadku programa ne zberigayetsya pri zniknenni elektrozhivlennya mikroshemi tak i na osnovi energonezalezhnih komirok Flash pam yati abo peremichok antifuse taki mikroshemi viroblyayut firmi Microsemi j Lattice Semiconductor v cih vipadkah programa zberigayetsya pri zniknenni elektrozhivlennya Yaksho programa zberigayetsya v energozalezhnij pam yati to pri kozhnomu vvimknenni zhivlennya mikroshemi yiyi neobhidno zanovo konfiguruvati za dopomogoyu pochatkovogo zavantazhuvacha yakij mozhe buti vbudovano i v samu FPGA Alternativoyu PLIS FPGA ye povilnishi cifrovi procesori obrobki signaliv FPGA zastosovuyutsya takozh yak priskoryuvachi universalnih procesoriv v superkomp yuterah napriklad Cray XD1 SGI Proekt RASC Etapi proektuvannyaRozrobka shemi elektrichnoyi principovoyi abo programi specialnimi movami opisu aparaturi Verilog VHDL AHDL ta in Logichnij sintez za dopomogoyu program sintezatoriv otrimannya spisku elektrichnih z yednan u viglyadi tekstu z abstraktnoyi modeli zapisanoyi movoyu opisu aparaturi Proektuvannya drukovanoyi plati pristroyu za dopomogoyu sistemi avtomatizovanogo proektuvannya SAPR drukovanih plat Altium Designer gEDA KiCad P CAD ta in na yakij rozmishuyetsya mikroshema PLIS ta inshi elektronni komponenti rezistori kondensatori generatori ACP roz yemi i t d Stvorennya fajlu konfiguraciyi PLIS Zavantazhennya fajlu v mikroshemu PLIS abo okremu mikroshemu pam yati konfiguraciyi pislya zavantazhennya konfiguraciyi mikroshema PLIS otrimuye zadanu funkcionalnist Oglyad rodin PLIS osnovnih virobnikivPLIS shiroko vikoristovuyetsya dlya pobudovi riznih za skladnistyu i mozhlivostyam cifrovih pristroyiv Rozshirennya sferi zastosuvannya PLIS viznachayetsya zrostayuchim popitom na pristroyi z shvidkoyu perebudovoyu vikonuvanih funkcij skorochennyam proektno tehnologichnogo cikla novih abo modifikovanih virobiv nayavnistyu rezhimiv zmini vnutrishnoyi strukturi v realnomu chasi pidvishennyam shvidkodiyi znizhennyam spozhivanoyi potuzhnosti rozrobkoyu optimizovanih poyednan z mikroprocesorami i signalnimi procesorami DSP a takozh znizhennyam cin na ci pristroyi Za principom formuvannya neobhidnoyi strukturi cilovogo cifrovogo pristroyu PLIS vidnosyat do dvoh grup CPLD Complex Programmable Logic Device kompleksni programovani logichni pristroyi energonezalezhni i z deyakim obmezhennyam dopustimogo chisla perezapisu vmistu FPGA Field Programmable Gate Array programovani koristuvachem ventilni matrici sho ne mayut obmezhen po chislu perezapisiv U cifrovij obrobci signaliv COS PLIS v porivnyanni z DSP mayut taki perevagi yak mozhlivist organizaciyi paralelnoyi obrobki danih masshtabuvannya smugi propuskannya rozshiryuvanist pristroyu Xilinx Altera Actel Atmel Lattice Semiconductor Cypress Semiconductor ta inshi kompaniyi aktivno stvoryuyut PLIS sho vidriznyayutsya nayavnistyu novih funkcij i spriyayut podalshomu rozshirennyu sferi yih zastosuvannya Za rezultatami diyalnosti u 2003 roci kompaniyi Xilinx Altera i Actel stali osnovnimi rozrobnikami ideologiyi zastosuvannya PLIS Xilinx Dokladnishe Xilinx Kompaniya Xilinx zasnovana v 1984 roci Xilinx pri vigotovlenni PLIS vikoristovuye tehnologiyi na osnovi statichnogo OZP FPGA serij HS 4000 XC 3000 XC 5200 Spartan Virtex Flash pam yati CPLD XC 9500 i elektrichno programovanoyi postijnoyi pam yati CPLD seriyi CoolRunner Kompaniya Xilinx tvorec PLIS FPGA V nash chas koli populyarnimi simejstvami ye Virtex II Virtex II Pro Spartan IIE i Spartan 3 FPGA serij Virtex i Spartan krim elementiv logiki sho realizuyut operativnu pam yat ne zajmaye LC shvidkodijni moduli zagalnogo priznachennya elementi realizaciyi standartiv vhodiv vihodiv Kompaniya Xilinx v 2002 roci vikoristovuyuchi yadra RISC procesoriv IBM PowerPC i PLIS Virtex II Pro rozshirila sferu vikoristannya PLIS Yadro mistit 5 stupinchastij konveyer obrobki danih pristrij aparatnogo mnozhennya i dilennya tridcyat dva 32 rozryadnih registra zagalnogo priznachennya dvonapravlenij modulno asociativnij kesh komand i kesh danih po 16 kbajt pristrij keruvannya pam yattyu Spozhivana potuzhnist yadra 0 9 mVt MGc Kompaniya Xilinx dlya vigotovlennya specializovanih FPGA v 2003 roci pristupila do vikoristannya modulnoyi arhitekturi ASMBL Application Specific Modular Block Arhitektura ASMBL viprobuvana na seriyi Virtex vigotovlenoyi za tehnologiyeyu 90 nm z logichnim blokom konfiguraciyi dzherelo Kompaniya Xilinx ne tilki tvorec FPGA ale i rozrobnik serij CPLD XC9500 CoolRunner CoolRunner II Sered ostannih rozrobok kompaniyi simejstvo CoolRunner II z arhitekturoyu XPLA3 U porivnyanni z CoolRunner dosyagnuto nizhche energospozhivannya i visoka shvidkodiya zastosovana tehnologiya FZP realizovani mozhlivosti pidtrimki riznih cifrovih signalnih standartiv vvodu vivodu Ostannya koli versiya integrovanogo programnogo zabezpechennya PZ dozvolyaye pidvishiti shvidkodiyu ostannih modelej PLIS do 400 MGc i zabezpechiti efektivne konstruyuvannya na kristali menshoyi ploshi Znizhennya virobnichoyi vartosti mozhe dosyagati 60 Krim kompanij virobnikiv PLIS bagato storonnih firm rozrobnikiv integralnih shem berut uchast u stvorenni SAPR Kompaniya Mentor Graphics postavlyaye simejstvo zasobiv sintezu Precision Synthesis Cej produkt ye chastinoyu kompleksnogo marshrutu proektuvannya PLIS vklyuchayuchi stvorennya verifikaciyu ta integraciyu proektu v tomu chisli z vikoristannyam IP cores Instrumentalnij komplekt SET StartenKit rozrobka Scan Engeneering Telecom vikoristovuyetsya dlya analogichnih cilej a takozh rozrobki prototipiv vbudovuvanih mikroprocesornih sistem ale vzhe dlya FPGA firmi Xilinx Dlya nalagodzhennya PZ SoC mozhe vikoristovuvatisya JTAG emulyator WindPower ICE rozrobka Wind River Systems Cherez WindPower ICE mozhna zavantazhuvati FPGA ta programuvati CPLD Vidomo sho nadijni dzherelo ta povni intelektualni rishennya IP Intellectual Property proponuyutsya samimi firmami rozrobnikami U vidanomu kompaniyeyu Xilinx zhurnali dlya koristuvachiv Xilinx IP Selection Guide dlya ryadu oblastej zastosuvannya publikuyutsya pereliki soten IP rishen Deyaki sferi zastosuvannya PLIS kompaniyi Komunikaciyi ta merezhi pidtrimka dupleksnogo rezhimu 1 Gbit Ethernet Virtex II pidtrimka rezhimu 10 100 Mbit Ethernet Virtex II Spartan II dekoder Rida Solomona dlya cifrovogo TV kabelnih modemiv bezdrotovih merezh seriyi Virtex Spartan i CGZ peretvorennya Fur ye seriya Virtex registr zsuvu z linijnim zvorotnim zv yazkom dlya vipravlennya pomilok v sistemah peredachi danih seriyi Virtex Spartan Matematichni funkciyi sumator vidnimalnik seriyi Virtex Spartan dilnik v rezhimi z ruhomoyu komoyu dlya DSP program seriyi Virtex Spartan II Pam yat i yiyi komponenti asociativna pam yat seriyi Virtex Spartan Radiacijno stijki FPGA seriyi Virtex uspishno vikoristovuyutsya v golovnomu mozku vsyudihoda Opportunity MER na Marsi sichen 2004 roku kontrolyuyuchi kolisni dviguni keruvannya i rizni kontrolno vimiryuvalni priladi PLIS Zynq UltraScale RFSoCs kompaniyi Xilinx nalichuyut do 16 shvidkodijnih ACP i CAP integrovanih do yih strukturi Altera Dokladnishe Altera Tekst viluchenij zi statti cherez pidozru v porushenni avtorskih prav Tekst yakij ranishe perebuvav na cij storinci zapidozrenij u porushenni avtorskih prav cherez te sho ye doslivnim perekladom z takih dzherel https kit e ru fpga sostoyanie rynka i rasshirenie sfery primeneniya plis Tomu hto postaviv cej shablon na storinku obgovorennya koristuvacha yakij rozmistiv cyu stattyu chi dodav tekst z porushennyam avtorskogo prava varto dodati povidomlennya subst Nothanks tr PLIS url a rel nofollow class external free href https kit e ru fpga sostoyanie rynka i rasshirenie sfery primeneniya plis https kit e ru fpga sostoyanie rynka i rasshirenie sfery primeneniya plis a b b Do uvagi koristuvacha yakij rozmistiv cyu stattyu Ne redagujte stattyu zaraz navit yaksho vi zbirayetesya yiyi perepisati Doderzhujtesya vkazivok nizhche Yaksho vlasnik avtorskih prav na zaznachenij vishe material dozvolyaye vikoristati jogo na umovah GNU FDL bez nezminyuvanih sekcij ta Creative Commons iz zaznachennyam avtora rozpovsyudzhennya na tih samih umovah bud laska spovistit pro ce na storinci obgovorennya ciyeyi statti Yaksho pravovlasnikom ye vi dodajte na zaznachenomu vishe resursi primitku This article is licensed under the Creative Commons Attribution ShareAlike license Yaksho dozvolu na vikoristannya cogo materialu nema bud laska zrobit odne z dvoh Napishit hocha b garnij nakid statti na Zvernit uvagu ne treba kopiyuvati tekst sho porushuye avtorski prava na zaznachenu pidstorinku j redaguvati jogo Yaksho vi vzyalisya za napisannya novoyi statti ne zabudte spovistiti pro ce na storinci obgovorennya Zalishte vse yak ye i todi stattya bude viluchena U vipadku yaksho novij tekst napisanij ne bude cya stattya bude viluchena cherez tizhden pislya poyavi cogo poperedzhennya Detalnishe div dokumentaciyu shablonu Vihidnij tekst ciyeyi statti z mozhlivim porushennyam kopirajtu mozhna znajti v istoriyi zmin Zvernit uvagu sho rozmishennya u Vikipediyi materialiv vklyuchayuchi doslivnij pereklad avtor yakih ne nadav yavnogo dozvolu na yihnye vikoristannya vidpovidno do licenziyi GNU FDL bez nezminyuvanih sekcij ta Creative Commons iz zaznachennyam avtora rozpovsyudzhennya na tih samih umovah mozhe buti porushennyam zakoniv pro avtorske pravo Koristuvachi yaki dodayut do Vikipediyi taki materiali mozhut buti timchasovo pozbavleni prava redaguvati statti Nezvazhayuchi ni na sho mi zavzhdi radi vashim originalnim stattyam Dyakuyemo Microsemi Kompaniya kupila v listopadi 2010 r firmu Actel tretogo v sviti za ob yemami prodazhu virobnika FPGA 150 mln v 2003 roci pislya Xilinx i Altera www microsemi com www actel com Kompaniya Actel bula zasnovana v 1985 roci Kompaniya proponuye mikroshemi pereprogramuvalni po Flash tehnologiyi simejstva ProASIC ProASICPLUS HiReProASICPLUS odnorazovo programovani po Antifuse tehnologiyi simejstva Axcelerator eX SX SX A MX Legocy Products HiRelAntifuse odnorazovo programovani radiacijnostijki Na vidminu vid produktiv inshih kompanij PLIS Microsemi mayut elementi Flash pam yati rozpodileni po vsij ploshi kristala yaki odnochasno ye klyuchami yaki zadayut konfiguraciyu Z ostannih rozrobok FPGA nezalezhne simejstvo ProASICPLUS Arhitektura mikroshemi skladayetsya z yadra lancyugiv marshrutizaciyi blokiv vbudovanoyi pam yati blokiv obrobki sinhrochastoti blokiv I O portu JTAG Pidtrimuyetsya PO Designer kompaniyi Microsemi U ProASICPLUS pri zistavlenni z FPGA inshih kompanij z odnakovoyu kilkistyu ventiliv kilkist vivodiv bilsha Osnovna vlastivist mikroshemi sho dozvolyaye istotno rozshiriti sferu yih zastosuvannya ce radiacijna stijkist z nakopichenoyu dozoyu ne menshe 200 Krad Z pershogo kvartalu 2004 roku kompaniya vipuskaye zrazki novoyi shvidkodiyuchoyi seriyi Military Axcelerator atestovanih na povnij vijskovij diapazon Shemi zabezpechuyut vnutrishnyu shvidkodiyu 500 MGc shvidkist peredachi danih mizh kristalami 300 MGc i mistyat vid 30 tis do 250 tis ventilnih elementiv Realizuyutsya v plastmasovih abo keramichnih korpusah temperaturnij diapazon 55 125 S Vihidna cina 770 Dlya nalagodzhennya proektiv na PLIS z Flash tehnologiyeyu vikoristovuyetsya Modelism firmi Mentor Graphics a dlya PLIS z Antifuse tehnologiyeyu bezkoshtovni zasobi rozrobki Libero IDE Silver Produkciya kompaniyi priznachena v pershu chergu dlya vijskovih i kosmichnih program Prote ostannim chasom rozshiryuyetsya sfera zastosuvannya rozrobok dlya industrialnogo atomna promislovist telekomunikacijnogo modemi routeri marshrutizatori medichnogo diagnostichne obladnannya sistem zahistu danih kriptografiya igrovogo ta inshogo obladnannya Kompaniya proponuye taki simejstva IP yader interfejsni shini peredacha danih procesori i periferijni pristroyi bezpeka kontroleri pam yati multimedia i korekciya pomilok Napriklad IP yadra Komunikaciyi ta merezhi koder dekoder Axcelerator SX A SX pidtrimka rezhimu 10 100 1000 v Ethernet komutatori koncentratori marshrutizatori Axcelerator ProASICPLUS Procesori 8 rozryadne mikroprocesorne yadro Zilog Z80 firmi CAST Axcelerator ProASICPLUS SX A SX RTSX S 8 rozryadnij mikroprocesor 6809 firmi Inicore Axcelerator ProASICPLUS ProASIC SX A SX MX LCD kontroler firmi Inicore Axcelerator SX A SX MX kontroleri pam yati SDR SDRAM firmi Morethan P Axcelerator ProASICPLUS RT545 S Lattice Semiconductor Cej rozdil potrebuye dopovnennya lipen 2013 Achronix Cej rozdil potrebuye dopovnennya lipen 2013 QuickLogic Cej rozdil potrebuye dopovnennya lipen 2013 Atmel Kompaniya Atmel zasnovana 1984 roku Kompaniya vidoma rozrobkoyu virobnictvom i marketingom prosunutih napivprovidnikovih priladiv u tomu chisli PLIS CPLD i FPGA Atmel vipuskaye programovani SoC seriyi AT94K sho vklyuchaye RISC mikrokontroler AVR PLIS shemu upravlinnya pam yat i pristroyi vvodu vivodu Takij riven integraciyi uspishno vikoristovuyetsya v portativnomu i bezdrotovomu ustatkuvanni personalnih cifrovih pomichnikiv i yih periferijnih pristroyah dopomizhnomu obladnanni stilnikovih telefoniv globalnih sistemah pozicionuvannya portativnomu testovomu obladnanni pristroyah rozdribnoyi torgivli sistemah bezpeki bezdrotovih merezhah U novij platformi AT91RM9200 2003 rik vikoristovuyetsya procesor ARM920T standartna matricya sho skladayetsya z periferijnih pristroyiv pam yati Take rishennya dozvolyaye zaminyuvati procesori dlya CGZ Atmel abo zamovnik IP modulya mozhe dodati PLIS FPGA napriklad Virtex II vid Xilinx Pri zavantazhenni FPGA kompaniya Atmel vikoristovuye mikroshemi pam yati seriyi AT17SHHH pobudovani po Flash tehnologiyi Dlya proektuvannya mozhna vikoristovuvati produkti Synario ABEL i CUPL PrimitkiPingree Paula J Advancing NASA s On Board Processing Capabilities with Reconfigurable FPGA Technologies Croatia INTECH 2010 1 January Slyusar V I 2018 PDF Pervaya milya Last mile Prilozhenie k zhurnalu Elektronika nauka tehnologiya biznes 2 s 76 80 Arhiv originalu PDF za 20 chervnya 2018 Procitovano 6 kvitnya 2020 Acquisitions Microsemi Arhiv originalu za 9 lipnya 2013 Procitovano 15 kvitnya 2013 Microsemi to acquire Actel EDN Arhiv originalu za 9 lipnya 2013 Procitovano 15 kvitnya 2013 Div takozhBazovij matrichnij kristalPosilannyaKilka proektiv 23 grudnya 2010 u Wayback Machine angl Issledovanie cifrovyh ustrojstv na osnove programmiruemyh logicheskih integralnyh shem PLIS v srede Quartus II Metodicheskie ukazaniya 4 bereznya 2016 u Wayback Machine ros OpenCores 26 lyutogo 2011 u Wayback Machine angl Pidbirka proektiv dlya PLIS z vidkritim kodom ros V Solovev A Klimovich Vvedenie v proektirovanie kombinacionnyh shem na PLIS 17 veresnya 2011 u Wayback Machine ros PLIS Actel osnova pri realizacii SoC bortovoj apparatury 21 listopada 2010 u Wayback Machine ros PLIS FPGA 24 kvitnya 2011 u Wayback Machine ros Platformy Tehnologiya PLIS i ee primenenie dlya sozdaniya nejrochipov 15 kvitnya 2011 u Wayback Machine ros Ce nezavershena stattya pro aparatne zabezpechennya Vi mozhete dopomogti proyektu vipravivshi abo dopisavshi yiyi Ce nezavershena stattya z tehnologiyi Vi mozhete dopomogti proyektu vipravivshi abo dopisavshi yiyi Cya stattya maye kilka nedolikiv Bud laska dopomozhit udoskonaliti yiyi abo obgovorit ci problemi na storinci obgovorennya Cyu stattyu treba vikifikuvati dlya vidpovidnosti standartam yakosti Vikipediyi Bud laska dopomozhit dodavannyam dorechnih vnutrishnih posilan abo vdoskonalennyam rozmitki statti sichen 2012 Cya stattya potrebuye dodatkovih posilan na dzherela dlya polipshennya yiyi perevirnosti Bud laska dopomozhit udoskonaliti cyu stattyu dodavshi posilannya na nadijni avtoritetni dzherela Zvernitsya na storinku obgovorennya za poyasnennyami ta dopomozhit vipraviti nedoliki Material bez dzherel mozhe buti piddano sumnivu ta vilucheno listopad 2017 Chastina informaciyi v cij statti zastarila Vi mozhete dopomogti onovivshi yiyi Mozhlivo storinka obgovorennya mistit zauvazhennya shodo potribnih zmin serpen 2013