Мікроархітекту́ра Intel Core 2 є багатоядерною мікропроцесорною архітектурою, представленою фірмою Intel в 1-му кварталі 2006 року. Мікроархітектура Intel Core заснована на оновленій версії ядра Yonah і може розглядатися як остання ітерація мікроархітектури Intel P6, яка веде свою історію з Pentium Pro, представленого в 1995 році. Надмірно високе енергоспоживання і завищені вимоги до охолодження процесорів, заснованих на мікроархітектурі NetBurst, і, в результаті, нездатність ефективно збільшувати тактову частоту, а також інші вузькі місця, такі, як неефективність конвеєра, є головними причинами, чому Intel відмовилася від мікроархітектури NetBurst. Мікроархітектура Intel Core 2 була розроблена командою Intel Israel (IDC), яка раніше розробила мобільний процесор Pentium M.
Мікроархітектура Intel Core 2 забезпечує високу продуктивність, енергозбереження та швидкодію в багатозадачних середовищах. Вона має кілька ядер і апаратну підтримку віртуалізації (Intel VT), а також x86-64 і SSSE3.
Перші процесори, що використали цю архітектуру, вийшли під кодовими назвами Merom, Conroe і Woodcrest. Merom призначався для мобільних комп'ютерів, Conroe — для настільних систем, а Woodcrest — для серверів і робочих станцій. Хоча їх архітектури ідентичні, ці три лінії процесорів відрізняються використовуваним роз'ємом, типом шини і споживанням енергії. Частина заснованих на мікроархітектурі Core процесорів має марку Pentium Dual-Core, а процесори нижчого цінового сегмента — марку Celeron. Процесори для серверів і робочих станцій продаються під маркою Xeon, а для користувачів настільних і мобільних ПК — як Core 2. Незважаючи на свою назву, процесори, продавані як Intel Core, фактично не використовують мікроархітектуру Core 2.
Wide Dynamic Execution
Мікроархітектура Intel Core 2 проектована з нуля, але з ідеями мікроархітектури Pentium M. Довжина виконавчого конвеєра становить 14 ступенів — менше половини від довжини конвеєра в попередньому поколінні Prescott (31 ступінь), і є ключовою особливістю технології Динамічного виконання команд.
Кожне ядро мікропроцесора може отримувати, обробляти, виконувати і відкидати до чотирьох повних команд одночасно. Це значно підвищує продуктивність у порівнянні з конкуруючими процесорними технологіями P6, Pentium M (Banias, Dothan, Yonah) і NetBurst), що підтримують одночасну обробку тільки трьох команд.
Advanced Smart Cache
Нова архітектура оптимізована під двоядерну архітектуру процесора. Основний кеш першого рівня L1 пов'язаний із загальною для обох ядер динамічно розподіленою кеш-пам'яттю другого рівня L2 (дані, що містяться в L1, обов'язково містяться і в L2) для досягнення максимальної продуктивності на ват споживаної потужності і поліпшення масштабованості.
Macro Fusion
Ще однією новою технологією, включеною в мікроархітектуру Intel Core 2 при проектуванні, є Технологія макро-злиття (Macro Fusion), яка дозволяє об'єднувати деякі поширені інструкції x86 в одну команду для виконання. У попередніх версіях процесорної мікроархітектури кожна інструкція декодувати незалежно від інших. При використанні Macro Fusion деякі пари інструкцій (наприклад, інструкція порівняння і умовного переходу) при декодуванні можуть об'єднуватися в одну мікроінструкцію (micro-op), яка в подальшому буде виконуватися саме як одна мікроінструкція. Для ефективної підтримки цієї технології в архітектурі Intel Core 2 використовуються розширені блоки АЛП, які здатні підтримати виконання таких злитих мікроінструкцій.
Див. також
- [en]
Джерела
- King, Ian (9 квітня 2007). How Israel saved Intel (англ.). The Seattle Times. Процитовано 15 квітня 2012.
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
Mikroarhitektu ra Intel Core 2 ye bagatoyadernoyu mikroprocesornoyu arhitekturoyu predstavlenoyu firmoyu Intel v 1 mu kvartali 2006 roku Mikroarhitektura Intel Core zasnovana na onovlenij versiyi yadra Yonah i mozhe rozglyadatisya yak ostannya iteraciya mikroarhitekturi Intel P6 yaka vede svoyu istoriyu z Pentium Pro predstavlenogo v 1995 roci Nadmirno visoke energospozhivannya i zavisheni vimogi do oholodzhennya procesoriv zasnovanih na mikroarhitekturi NetBurst i v rezultati nezdatnist efektivno zbilshuvati taktovu chastotu a takozh inshi vuzki miscya taki yak neefektivnist konveyera ye golovnimi prichinami chomu Intel vidmovilasya vid mikroarhitekturi NetBurst Mikroarhitektura Intel Core 2 bula rozroblena komandoyu Intel Israel IDC yaka ranishe rozrobila mobilnij procesor Pentium M Mikroarhitektura Intel Core 2 zabezpechuye visoku produktivnist energozberezhennya ta shvidkodiyu v bagatozadachnih seredovishah Vona maye kilka yader i aparatnu pidtrimku virtualizaciyi Intel VT a takozh x86 64 i SSSE3 Pershi procesori sho vikoristali cyu arhitekturu vijshli pid kodovimi nazvami Merom Conroe i Woodcrest Merom priznachavsya dlya mobilnih komp yuteriv Conroe dlya nastilnih sistem a Woodcrest dlya serveriv i robochih stancij Hocha yih arhitekturi identichni ci tri liniyi procesoriv vidriznyayutsya vikoristovuvanim roz yemom tipom shini i spozhivannyam energiyi Chastina zasnovanih na mikroarhitekturi Core procesoriv maye marku Pentium Dual Core a procesori nizhchogo cinovogo segmenta marku Celeron Procesori dlya serveriv i robochih stancij prodayutsya pid markoyu Xeon a dlya koristuvachiv nastilnih i mobilnih PK yak Core 2 Nezvazhayuchi na svoyu nazvu procesori prodavani yak Intel Core faktichno ne vikoristovuyut mikroarhitekturu Core 2 Wide Dynamic ExecutionMikroarhitektura Intel Core 2 Mikroarhitektura Intel Core 2 proektovana z nulya ale z ideyami mikroarhitekturi Pentium M Dovzhina vikonavchogo konveyera stanovit 14 stupeniv menshe polovini vid dovzhini konveyera v poperednomu pokolinni Prescott 31 stupin i ye klyuchovoyu osoblivistyu tehnologiyi Dinamichnogo vikonannya komand Kozhne yadro mikroprocesora mozhe otrimuvati obroblyati vikonuvati i vidkidati do chotiroh povnih komand odnochasno Ce znachno pidvishuye produktivnist u porivnyanni z konkuruyuchimi procesornimi tehnologiyami P6 Pentium M Banias Dothan Yonah i NetBurst sho pidtrimuyut odnochasnu obrobku tilki troh komand Advanced Smart CacheNova arhitektura optimizovana pid dvoyadernu arhitekturu procesora Osnovnij kesh pershogo rivnya L1 pov yazanij iz zagalnoyu dlya oboh yader dinamichno rozpodilenoyu kesh pam yattyu drugogo rivnya L2 dani sho mistyatsya v L1 obov yazkovo mistyatsya i v L2 dlya dosyagnennya maksimalnoyi produktivnosti na vat spozhivanoyi potuzhnosti i polipshennya masshtabovanosti Macro FusionShe odniyeyu novoyu tehnologiyeyu vklyuchenoyu v mikroarhitekturu Intel Core 2 pri proektuvanni ye Tehnologiya makro zlittya Macro Fusion yaka dozvolyaye ob yednuvati deyaki poshireni instrukciyi x86 v odnu komandu dlya vikonannya U poperednih versiyah procesornoyi mikroarhitekturi kozhna instrukciya dekoduvati nezalezhno vid inshih Pri vikoristanni Macro Fusion deyaki pari instrukcij napriklad instrukciya porivnyannya i umovnogo perehodu pri dekoduvanni mozhut ob yednuvatisya v odnu mikroinstrukciyu micro op yaka v podalshomu bude vikonuvatisya same yak odna mikroinstrukciya Dlya efektivnoyi pidtrimki ciyeyi tehnologiyi v arhitekturi Intel Core 2 vikoristovuyutsya rozshireni bloki ALP yaki zdatni pidtrimati vikonannya takih zlitih mikroinstrukcij Div takozh en DzherelaKing Ian 9 kvitnya 2007 How Israel saved Intel angl The Seattle Times Procitovano 15 kvitnya 2012