Back-side bus (BSB) — шина кеш-пам'яті другого рівня в процесорах з подвійною незалежною шиною (англ. DIB - dual independed bus).
Для зв'язку з контролером пам'яті призначена FSB (front-side bus), що працює як магістральний канал між процесором і чипсетом.
До процесорів на архітектурі DIB відносяться:
- Intel Pentium Pro — 64-бітна BSB;
- Intel Pentium II — 64-бітна BSB (зовнішній кеш L2);
- Intel Pentium III — 64 біт + 8 біт ECC (зовнішній кеш L2) або 256 біт + 32 біт ECC;
- Intel Pentium 4 — 256 біт + 32 біт ECC;
- Intel Core — 256 біт + 32 біт ECC;
- AMD Athlon — 64 біт + 8 біт ECC:
- AMD Athlon 64 — 128 біт + 16 біт ECC (у процесорів сімейства K8 контролер пам'яті вбудований в процесор, зв'язок з чипсетом здійснюється по шині HyperTransport);
та ін.
Посилання
- http://www.pcguide.com/ref/cpu/arch/extBackside-c.html [ 6 лютого 2012 у Wayback Machine.]
Це незавершена стаття про апаратне забезпечення. Ви можете проєкту, виправивши або дописавши її. |
Ця стаття потребує додаткових для поліпшення її . (жовтень 2017) |
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
Back side bus BSB shina kesh pam yati drugogo rivnya v procesorah z podvijnoyu nezalezhnoyu shinoyu angl DIB dual independed bus Dlya zv yazku z kontrolerom pam yati priznachena FSB front side bus sho pracyuye yak magistralnij kanal mizh procesorom i chipsetom Do procesoriv na arhitekturi DIB vidnosyatsya Intel Pentium Pro 64 bitna BSB Intel Pentium II 64 bitna BSB zovnishnij kesh L2 Intel Pentium III 64 bit 8 bit ECC zovnishnij kesh L2 abo 256 bit 32 bit ECC Intel Pentium 4 256 bit 32 bit ECC Intel Core 256 bit 32 bit ECC AMD Athlon 64 bit 8 bit ECC AMD Athlon 64 128 bit 16 bit ECC u procesoriv simejstva K8 kontroler pam yati vbudovanij v procesor zv yazok z chipsetom zdijsnyuyetsya po shini HyperTransport ta in Posilannyahttp www pcguide com ref cpu arch extBackside c html 6 lyutogo 2012 u Wayback Machine Ce nezavershena stattya pro aparatne zabezpechennya Vi mozhete dopomogti proyektu vipravivshi abo dopisavshi yiyi Cya stattya potrebuye dodatkovih posilan na dzherela dlya polipshennya yiyi perevirnosti Bud laska dopomozhit udoskonaliti cyu stattyu dodavshi posilannya na nadijni avtoritetni dzherela Zvernitsya na storinku obgovorennya za poyasnennyami ta dopomozhit vipraviti nedoliki Material bez dzherel mozhe buti piddano sumnivu ta vilucheno zhovten 2017