Low Pin Count (LPC bus ) — шина, використовувана в IBM PC-сумісних персональних комп'ютерах для підключення до центрального процесора пристроїв, що не вимагають великої пропускної здатності. До таких пристроїв відносяться постійна пам'ять (BIOS ROM) і контролери «застарілих» інтерфейсів передачі даних, таких як послідовний і паралельні інтерфейси, інтерфейс підключення маніпулятора «миша» і клавіатури, НГМД, а з недавнього часу і пристроїв зберігання криптографічної інформації. Зазвичай контролер шини LPC розташований в південному мосту на материнській платі.
Шина LPC була введена[] фірмою Intel в 1998 році для заміни шини ISA. Хоча LPC фізично сильно відрізняється від ISA , програмна модель периферійних контролерів, що підключаються через LPC, залишилася колишньою. Це дозволило без доробок використовувати на комп'ютерах з LPC ПЗ, розроблене для керування периферійними контроллерами, які підключалися до шини ISA.
Специфікація
Специфікація на шину LPC визначає сім обов'язкових сигналів, необхідних для забезпечення двосторонньої передачі даних. Чотири з цих сигналів використовуються для передачі як адресної інформації, так і для передачі даних. Решта три використовуються для керування: це сигнали frame, reset і тактовий сигнал.
Специфікація також визначає сім необов'язкових сигналів, які можуть бути використані для підтримки переривань, організації сеансів обміну DMA, повернення системи із стану з низьким споживанням енергії («сплячого режиму», англ. Sleeping), а також для того, щоб проінформувати периферійні пристрої про швидке відключення живлення.
Пропускна здатність шини LPC залежить від режиму обміну; виділяють окремі режими обміну для роботи з пристроями введення-виведення, пристроями типу «пам'ять», сеансами DMA і ін. Однак у кожному разі пропускна здатність шини LPC вище, ніж шини ISA при роботі в аналогічному режимі. При частоті тактового сигналу 33,3 МГц пропускна здатність шини LPC становить 16,67 МБ/с.
Основною перевагою шини LPC є невелике число необхідних для роботи сигналів: для роботи шини потрібно тільки сім сигналів, що спрощує розведення і без того насичених провідниками сучасних материнських плат. Використання шини LPC дозволяє відмовитися від розводки від 30 до 72 провідників, які б довелося розвести при використанні шини ISA. Використовувана в LPC частота тактового сигналу в 33,3 МГц була обрана для уніфікації з шиною PCI. Шина LPC призначена для з'єднання НВІС в рамках однієї друкованої плати (материнської плати), таким чином в специфікації не передбачено роз'ємів для передачі сигналів шини, і тим більше не передбачено створення плат розширення.
Оригінальна ігрова консоль Xbox мала у своєму складі налагоджувальний порт з шиною LPC, що дозволяло ентузіастам запускати на цій системі свої програми.
Див. також
- (Super I/O)
Джерела
- Intel Low Pin Count (LPC) Interface Specification Revision 1.1 August 2002 [ 22 лютого 2016 у Wayback Machine.](англ.)
- (у форматі Microsoft Word) — used by the LPC bus
Вікіпедія, Українська, Україна, книга, книги, бібліотека, стаття, читати, завантажити, безкоштовно, безкоштовно завантажити, mp3, відео, mp4, 3gp, jpg, jpeg, gif, png, малюнок, музика, пісня, фільм, книга, гра, ігри, мобільний, телефон, android, ios, apple, мобільний телефон, samsung, iphone, xiomi, xiaomi, redmi, honor, oppo, nokia, sonya, mi, ПК, web, Інтернет
Low Pin Count LPC bus shina vikoristovuvana v IBM PC sumisnih personalnih komp yuterah dlya pidklyuchennya do centralnogo procesora pristroyiv sho ne vimagayut velikoyi propusknoyi zdatnosti Do takih pristroyiv vidnosyatsya postijna pam yat BIOS ROM i kontroleri zastarilih interfejsiv peredachi danih takih yak poslidovnij i paralelni interfejsi interfejs pidklyuchennya manipulyatora misha i klaviaturi NGMD a z nedavnogo chasu i pristroyiv zberigannya kriptografichnoyi informaciyi Zazvichaj kontroler shini LPC roztashovanij v pivdennomu mostu na materinskij plati IT8705F NVIS interfejsu Low Pin Count Shina LPC bula vvedena kudi firmoyu Intel v 1998 roci dlya zamini shini ISA Hocha LPC fizichno silno vidriznyayetsya vid ISA programna model periferijnih kontroleriv sho pidklyuchayutsya cherez LPC zalishilasya kolishnoyu Ce dozvolilo bez dorobok vikoristovuvati na komp yuterah z LPC PZ rozroblene dlya keruvannya periferijnimi kontrollerami yaki pidklyuchalisya do shini ISA SpecifikaciyaSpecifikaciya na shinu LPC viznachaye sim obov yazkovih signaliv neobhidnih dlya zabezpechennya dvostoronnoyi peredachi danih Chotiri z cih signaliv vikoristovuyutsya dlya peredachi yak adresnoyi informaciyi tak i dlya peredachi danih Reshta tri vikoristovuyutsya dlya keruvannya ce signali frame reset i taktovij signal Specifikaciya takozh viznachaye sim neobov yazkovih signaliv yaki mozhut buti vikoristani dlya pidtrimki pererivan organizaciyi seansiv obminu DMA povernennya sistemi iz stanu z nizkim spozhivannyam energiyi splyachogo rezhimu angl Sleeping a takozh dlya togo shob proinformuvati periferijni pristroyi pro shvidke vidklyuchennya zhivlennya Propuskna zdatnist shini LPC zalezhit vid rezhimu obminu vidilyayut okremi rezhimi obminu dlya roboti z pristroyami vvedennya vivedennya pristroyami tipu pam yat seansami DMA i in Odnak u kozhnomu razi propuskna zdatnist shini LPC vishe nizh shini ISA pri roboti v analogichnomu rezhimi Pri chastoti taktovogo signalu 33 3 MGc propuskna zdatnist shini LPC stanovit 16 67 MB s Osnovnoyu perevagoyu shini LPC ye nevelike chislo neobhidnih dlya roboti signaliv dlya roboti shini potribno tilki sim signaliv sho sproshuye rozvedennya i bez togo nasichenih providnikami suchasnih materinskih plat Vikoristannya shini LPC dozvolyaye vidmovitisya vid rozvodki vid 30 do 72 providnikiv yaki b dovelosya rozvesti pri vikoristanni shini ISA Vikoristovuvana v LPC chastota taktovogo signalu v 33 3 MGc bula obrana dlya unifikaciyi z shinoyu PCI Shina LPC priznachena dlya z yednannya NVIS v ramkah odniyeyi drukovanoyi plati materinskoyi plati takim chinom v specifikaciyi ne peredbacheno roz yemiv dlya peredachi signaliv shini i tim bilshe ne peredbacheno stvorennya plat rozshirennya Originalna igrova konsol Xbox mala u svoyemu skladi nalagodzhuvalnij port z shinoyu LPC sho dozvolyalo entuziastam zapuskati na cij sistemi svoyi programi Div takozhSuper I ODzherelaIntel Low Pin Count LPC Interface Specification Revision 1 1 August 2002 22 lyutogo 2016 u Wayback Machine angl u formati Microsoft Word used by the LPC bus